注冊 | 登錄讀書好,好讀書,讀好書!
讀書網(wǎng)-DuShu.com
當(dāng)前位置: 首頁出版圖書科學(xué)技術(shù)工業(yè)技術(shù)無線電電子學(xué)、電信技術(shù)數(shù)字電子技術(shù)(第4版)

數(shù)字電子技術(shù)(第4版)

數(shù)字電子技術(shù)(第4版)

定 價:¥45.00

作 者: 高吉祥,丁文霞
出版社: 電子工業(yè)出版社
叢編項:
標(biāo) 簽: 暫缺

ISBN: 9787121280870 出版時間: 2016-06-01 包裝:
開本: 16開 頁數(shù): 328 字?jǐn)?shù):  

內(nèi)容簡介

  本書是為高等學(xué)校電氣類、電子類、自動化類和其它相近專業(yè)而編著的《數(shù)字電子技術(shù)基礎(chǔ)》教材。本書分為十章。第一章主要介紹數(shù)制和編碼數(shù);第二章邏輯門電路;第三章組合邏輯電路;第四章觸發(fā)器;第五章時序邏輯電路本原理;第六章脈沖電路;第七章半導(dǎo)體存儲器;第八章可編程邏輯器件;第九章數(shù)/摸、摸/數(shù)轉(zhuǎn)換;第十章VHDL程序設(shè)計及應(yīng)用。本書可作為本科生教材,同時也作為從事電子工程的工程師和參加各類電子制作競賽本科優(yōu)秀生提供有益的參考資料。

作者簡介

  高吉祥,國防科技大學(xué)電子科學(xué)與工程學(xué)院教授,出版教材二十多本。因科研成績突出,先后出席全國科技大會、武漢軍區(qū)科技大會、武漢軍區(qū)后勤、長沙市科技大會、先后被評為武漢軍區(qū)后勤、武漢市、武漢軍區(qū)、長沙市先進(jìn)科技工作者。

圖書目錄

第1章  數(shù)字邏輯基礎(chǔ)
1.1  數(shù)制與編碼
1.1.1  數(shù)制
1.1.2  數(shù)制間的轉(zhuǎn)換
1.1.3  編碼
1.2  邏輯代數(shù)
1.2.1  邏輯變量與邏輯函數(shù)概念
1.2.2  三種基本邏輯及其運(yùn)算
1.2.3  復(fù)合邏輯及其運(yùn)算
1.2.4  邏輯函數(shù)的描述
1.2.5  邏輯代數(shù)的定律、規(guī)則及常用公式
1.3  邏輯函數(shù)化簡
1.3.1  邏輯函數(shù)的最簡形式
1.3.2  邏輯函數(shù)的代數(shù)化簡法
1.3.3  圖解化簡法(卡諾圖化簡法)
1.3.4  具有無關(guān)項的邏輯函數(shù)及其化簡
本章小結(jié)
習(xí)題一
第2章  邏輯門電路
2.1  概述
2.2  半導(dǎo)體器件的開關(guān)特性
2.2.1  半導(dǎo)體二極管的開關(guān)特性
2.2.2  雙極型三極管的開關(guān)特性
2.2.3  MOS管的開關(guān)特性
2.3  分立元件門電路
2.3.1  二極管與門
2.3.2  二極管或門
2.3.3  三極管非門
2.4  TTL集成門電路
2.4.1  TTL集成門電路的結(jié)構(gòu)
2.4.2  TTL門電路
2.5  MOS門電路
2.5.1  NMOS門電路
2.5.2  CMOS門電路
2.5.3  CMOS集成電路的主要特點和使用中應(yīng)注意的問題
2.6  TTL電路與CMOS電路的接口
本章小結(jié)
習(xí)題二
第3章  組合邏輯電路
3.1  概述
3.2  組合邏輯電路的基本分析和設(shè)計方法
3.2.1  組合邏輯電路的基本分析方法
3.2.2  組合邏輯電路的基本設(shè)計方法
3.3  若干常用的組合邏輯電路
3.3.1  全加法器
3.3.2  編碼器
3.3.3  數(shù)值比較器
3.3.4  譯碼器
3.3.5  數(shù)據(jù)分配器
3.3.6  數(shù)據(jù)選擇器
3.4  組合電路中的競爭―冒險
3.4.1  競爭―冒險的概念及其產(chǎn)生原因
3.4.2  消除競爭―冒險的方法
本章小結(jié)
習(xí)題三
第4章  觸發(fā)器
4.1  概述
4.2  電平型基本RS觸發(fā)器
4.2.1  與非門構(gòu)成的基本RS觸發(fā)器
4.2.2  或非門構(gòu)成的基本RS觸發(fā)器
4.2.3  電平型基本RS觸發(fā)器的動作特點
4.3  時鐘控制的電平觸發(fā)器(同步觸發(fā)器)
4.3.1  同步RS觸發(fā)器
4.3.2  同步D觸發(fā)器
4.3.3  同步JK觸發(fā)器
4.3.4  同步T觸發(fā)器和T′觸發(fā)器
4.3.5  同步觸發(fā)器的動作特點
4.4  主從觸發(fā)器
4.4.1  主從RS觸發(fā)器
4.4.2  主從D觸發(fā)器
4.4.3  主從JK觸發(fā)器
4.5  邊沿觸發(fā)器
4.5.1  維持阻塞結(jié)構(gòu)正邊沿觸發(fā)器
4.5.2  利用傳輸延遲時間的負(fù)邊沿觸發(fā)器
4.6  CMOS觸發(fā)器
4.6.1  帶使能端的CMOS型D觸發(fā)器
4.6.2  CMOS主從D觸發(fā)器
4.6.3  CMOS主從JK觸發(fā)器
4.7  鐘控觸發(fā)器的邏輯功能及其描述方法
4.7.1  鐘控觸發(fā)器按邏輯功能的分類
4.7.2  觸發(fā)器的電路結(jié)構(gòu)和邏輯功能的關(guān)系
4.8  不同類型觸發(fā)器之間的轉(zhuǎn)換
4.8.1  D型觸發(fā)器轉(zhuǎn)換成JK型觸發(fā)器
4.8.2  JK型觸發(fā)器轉(zhuǎn)換成D觸發(fā)器
4.9  觸發(fā)器的動態(tài)參數(shù)
本章小結(jié)
習(xí)題四
第5章  時序邏輯電路
5.1  概述
5.2  時序邏輯電路的狀態(tài)轉(zhuǎn)換表、狀態(tài)轉(zhuǎn)換圖和時序圖
5.2.1  狀態(tài)轉(zhuǎn)換表(state table)
5.2.2  狀態(tài)轉(zhuǎn)換圖(state diagram)
5.2.3  時序圖(timing diagram)
5.3  同步時序邏輯電路的分析和設(shè)計方法
5.3.1  同步時序邏輯電路的分析方法
5.3.2  同步時序邏輯電路的設(shè)計方法
5.4  異步時序電路的分析和設(shè)計方法
5.4.1  脈沖型異步時序電路的分析方法
5.4.2  脈沖型異步時序電路的設(shè)計方法
5.5  幾種常用的時序邏輯電路
5.5.1  寄存器和移位寄存器(Register and Shift Register)
5.5.2  計數(shù)器
*5.5.3  順序脈沖發(fā)生器
*5.5.4  序列信號發(fā)生器
*5.6  時序邏輯電路中的競爭―冒險現(xiàn)象
本章小結(jié)
習(xí)題五
第6章  脈沖信號的產(chǎn)生與整形
6.1  概述
6.2  時基集成電路的結(jié)構(gòu)和工作原理
6.2.1  555時基電路的特點和封裝
6.2.2  555時基電路的工作原理
6.2.3  雙極型555和CMOS型555的性能比較
6.3  施密特觸發(fā)器
6.3.1  集成施密特觸發(fā)器
6.3.2  用555定時器接成的施密特觸發(fā)器
6.3.3  施密特觸發(fā)器的應(yīng)用
6.4  單穩(wěn)態(tài)觸發(fā)器
6.4.1  用門電路組成的單穩(wěn)態(tài)觸發(fā)器
6.4.2  集成單穩(wěn)態(tài)觸發(fā)器
6.4.3  用555時基電路構(gòu)成的單穩(wěn)態(tài)觸發(fā)器
6.4.4  單穩(wěn)態(tài)觸發(fā)器的應(yīng)用
6.5  多諧振蕩器
6.5.1  對稱式多諧振蕩器
6.5.2  非對稱式多諧振蕩器
6.5.3  環(huán)形振蕩器
6.5.4  用施密特觸發(fā)器構(gòu)成的多諧振蕩器
6.5.5  石英晶體多諧振蕩器
6.5.6  用555時基電路構(gòu)成的多諧振蕩器
*6.5.7  壓控振蕩器
本章小結(jié)
習(xí)題六
第7章  半導(dǎo)體存儲器
7.1  概述
7.2  只讀存儲器(ROM)
7.2.1  只讀存儲器的電路結(jié)構(gòu)
7.2.2  掩模只讀存儲器
7.2.3  可編程只讀存儲器(PROM)
7.2.4  可擦除的可編程只讀存儲器(EPROM)
7.2.5  電信號擦除的可編程只讀存儲器(EEPROM)
7.2.6  快閃存儲器(Flash Memory)
7.3  隨機(jī)存儲器(RAM)
7.3.1  靜態(tài)隨機(jī)存儲器(SRAM)
7.3.2  動態(tài)隨機(jī)存儲器(DRAM)
7.4  存儲器容量的擴(kuò)展
7.4.1  位擴(kuò)展方式
7.4.2  字?jǐn)U展方式
7.5  用存儲器實現(xiàn)組合邏輯函數(shù)
本章小結(jié)
習(xí)題七
第8章  可編程邏輯器件
8.1  概述
8.2  可編程邏輯器件的基本結(jié)構(gòu)和電路表示方法
8.2.1  可編程邏輯器件的基本結(jié)構(gòu)
8.2.2  PLD電路的表示方法
8.3  可編程陣列邏輯(PAL)
8.3.1  基本的PAL電路
8.3.2  帶寄存器輸出的PAL電路
8.3.3  兩種輸出結(jié)構(gòu)的PAL電路
8.3.4  帶異或輸出的PAL電路
8.3.5  運(yùn)算選通反饋結(jié)構(gòu)
8.3.6  PAL的應(yīng)用舉例
8.4  可編程通用陣列邏輯(GAL)
8.4.1  GAL器件的基本結(jié)構(gòu)
8.4.2  輸出邏輯宏單元OLMC
8.4.3  GAL器件的結(jié)構(gòu)控制字
8.4.4  輸出邏輯宏單元(OLMC)的組態(tài)
8.4.5  GAL器件行地址映射圖
8.5  復(fù)雜可編程邏輯器件(CPLD)
8.5.1  XC9500系列器件結(jié)構(gòu)
8.5.2  功能塊FB
8.5.3  宏單元
8.5.4  乘積項分配器(PT)
8.5.5  Fast CONNECT開關(guān)矩陣
8.5.6  輸入/輸出塊(IOB)
8.5.7  JTAG邊界掃描接口
8.6  現(xiàn)場編程門陣列(FPGA)
8.6.1  FPGA的基本結(jié)構(gòu)
8.6.2  可配置邏輯塊(CLB)結(jié)構(gòu)
8.6.3  輸入/輸出塊(IOB)結(jié)構(gòu)
8.6.4  FPGA的互連資源
8.7  在系統(tǒng)可編程邏輯器件(ISP?PLD)
8.7.1  ispLSI的基本結(jié)構(gòu)
8.7.2  通用邏輯塊(GLB)
8.7.3  全局布線區(qū)GRP
8.7.4  輸出布線區(qū)ORP
8.7.5  輸入/輸出單元
8.7.6  時鐘網(wǎng)絡(luò)
8.7.7  邊界掃描
8.7.8  用戶電子標(biāo)簽(UES)和保密位
本章小結(jié)
習(xí)題八
第9章  數(shù)/模轉(zhuǎn)換與模/數(shù)轉(zhuǎn)換
9.1  概述
9.2  數(shù)/模轉(zhuǎn)換器(DAC)
9.2.1  數(shù)/模轉(zhuǎn)換器基本原理
9.2.2  數(shù)/模轉(zhuǎn)換器的主要技術(shù)指標(biāo)
9.2.3  集成DAC典型芯片
9.2.4  集成DAC的應(yīng)用
9.3  模/數(shù)轉(zhuǎn)換器(ADC)
9.3.1  模/數(shù)轉(zhuǎn)換器基本原理
9.3.2  模/數(shù)轉(zhuǎn)換器的主要技術(shù)指標(biāo)
9.3.3  集成ADC典型芯片
9.3.4  集成ADC的應(yīng)用
本章小結(jié)
習(xí)題九
附錄A  部分習(xí)題參考答案
附錄B  文字符號及其說明
參考文獻(xiàn)

本目錄推薦

掃描二維碼
Copyright ? 讀書網(wǎng) ranfinancial.com 2005-2020, All Rights Reserved.
鄂ICP備15019699號 鄂公網(wǎng)安備 42010302001612號