由于芯片尺寸的減小、集成度密集化的增強、電路設計復雜度的增加、電路性能要求的提高等因素,對芯片內的時序分析提出了更高的要求。靜態(tài)時序分析是大規(guī)模集成電路設計中非常重要的一個環(huán)節(jié),它能驗證設計在時序上的正確性,并決定設計是否能夠在要求的工作頻率下運行。本書由集成電路設計專業(yè)論壇www.icdream.com站長劉峰編著,共11章,基于廣度和深度兩個方面來闡述整個CMOS集成電路靜態(tài)時序分析流程與時序建模技術,并通過實踐案例對技術應用進行更深入的講解,使初學者在靜態(tài)時序分析與建模兩方面得到理論與實戰(zhàn)的雙重提高。本書適合作為微電子與集成電路相關專業(yè)的研究生、本科生、職業(yè)技術類學生的教材和教輔書,也可作為電子、自控、通信、計算機類工程技術人員學習使用集成電路設計軟件和進修集成電路設計的專業(yè)技術參考書與工具書。