注冊 | 登錄讀書好,好讀書,讀好書!
讀書網(wǎng)-DuShu.com
當前位置: 首頁出版圖書科學技術(shù)計算機/網(wǎng)絡操作系統(tǒng)計算機系統(tǒng)平臺

計算機系統(tǒng)平臺

計算機系統(tǒng)平臺

定 價:¥36.00

作 者: 何穎,楊志奇,李春閣 等 編
出版社: 北京郵電大學出版社
叢編項: 全國高等院校計算機基礎(chǔ)教育研究會重點立項教材
標 簽: 暫缺

ISBN: 9787563554690 出版時間: 2018-07-01 包裝: 平裝
開本: 16開 頁數(shù): 239 字數(shù):  

內(nèi)容簡介

  《計算機系統(tǒng)平臺/全國高等院校計算機基礎(chǔ)教育研究會重點立項教材》的目標定位是實現(xiàn)計算機應用型人才的系統(tǒng)能力培養(yǎng),內(nèi)容以高級語言(以C語言為例)是如何編譯形成可執(zhí)行文件后,在硬件上的執(zhí)行為主線,將C語言、匯編語言、計算機組成原理、數(shù)字邏輯、微機接口原理等課程的知識進行串聯(lián)?!队嬎銠C系統(tǒng)平臺/全國高等院校計算機基礎(chǔ)教育研究會重點立項教材》共分7章,分別介紹了計算機系統(tǒng)概述、數(shù)字電路分析與設計基礎(chǔ)、計算機容易存儲與處理的數(shù)據(jù)形式、計算機能夠理解與執(zhí)行的程序形式、計算機執(zhí)行程序的過程、計算機存儲程序和數(shù)據(jù)的方式、計算機輸入/輸出程序和數(shù)據(jù)的方式等內(nèi)容?!队嬎銠C系統(tǒng)平臺/全國高等院校計算機基礎(chǔ)教育研究會重點立項教材》內(nèi)容循序漸進、淺顯易懂、案例豐富,可作為計算機專業(yè)獨立學院和大專院校計算機系統(tǒng)方面的基礎(chǔ)性教材。

作者簡介

暫缺《計算機系統(tǒng)平臺》作者簡介

圖書目錄

第1章 計算機系統(tǒng)概述
1.1 第一臺電子數(shù)字計算機的誕生
1.2 計算機發(fā)展的時代劃分
1.3 微型計算機的發(fā)展簡史——IntelCPU的發(fā)展
1.4 芯片的制造
1.4.1 從晶體管到集成電路芯片
1.4.2 集成電路芯片的制造過程
1.5 計算機系統(tǒng)的組成
1.5.1 計算機硬件組成
1.5.2 計算機軟件組成
1.6 計算機系統(tǒng)的抽象層次結(jié)構(gòu)
1.7 程序的開發(fā)與執(zhí)行過程
1.7.1 計算機執(zhí)行的簡單實例
1.7.2 可執(zhí)行文件在硬件上的執(zhí)行
1.8 計算機性能評價
1.9 用基準程序?qū)τ嬎銠C進行性能評估
1.10 云計算、普適化、物聯(lián)網(wǎng)、智能化
1.11 總結(jié)
習題
第2章 數(shù)字電路分析與設計基礎(chǔ)
2.1 邏輯代數(shù)與數(shù)字電路的關(guān)系
2.2 布爾代數(shù)與數(shù)字電路的關(guān)系
2.2.1 基本邏輯運算
2.2.2 邏輯函數(shù)的定義與基本公式
2.2.3 邏輯函數(shù)的表示方法
2.2.4 邏輯函數(shù)的化簡與實現(xiàn)
2.3 組合邏輯電路分析與設計
2.3.1 組合邏輯電路的分析
2.3.2 組合邏輯電路的設計
2.4 時序邏輯電路分析與設計
2.4.1 觸發(fā)器
2.4.2 同步時序邏輯電路的分析
2.4.3 同步時序邏輯電路的設計
習題
第3章 計算機容易存儲與處理的數(shù)據(jù)形式
3.1 數(shù)制和編碼
3.1.1 進位計數(shù)制
3.1.2 數(shù)據(jù)格式
3.1.3 數(shù)的機器碼表示
3.2 整數(shù)的表示
3.2.1 定點數(shù)的編碼表示
3.2.2 無符號整數(shù)和帶符號整數(shù)的表示
3.2.3 C語言中的整數(shù)
3.3 浮點數(shù)的表示
3.3.1 浮點數(shù)的表示范圍
3.3.2 浮點數(shù)的規(guī)格化
3.3.3 C語言中的浮點數(shù)類型
3.4 十進制數(shù)的表示
3.4.1 用ASCII碼字符表示
3.4.2 用BCD碼表示
3.5 非數(shù)值數(shù)據(jù)的編碼表示
3.5.1 邏輯值
3.5.2 西文字符
3.5.3 漢字字符
3.6 數(shù)據(jù)的寬度和存儲
3.6.1 計算機中數(shù)據(jù)的單位
3.6.2 計算機中數(shù)據(jù)存儲和排列
3.7 數(shù)據(jù)的基本運算
3.7.1 按位運算
3.7.2 邏輯運算
3.7.3 移位運算
3.7.4 整數(shù)加減運算
3.7.5 整數(shù)乘法運算
3.7.6 浮點運算
3.8 定點運算器的組成
3.8.1 寄存器組
3.8.2 內(nèi)部總線
3.8.3 算術(shù)邏輯運算單元(ALU)
習題
第4章 計算機能夠理解與執(zhí)行的程序形式
4.1 程序轉(zhuǎn)換概述
4.1.1 機器指令與匯編指令
4.1.2 指令集體系結(jié)構(gòu)
4.1.3 生成機器代碼的過程
4.2 80x86指令系統(tǒng)概述
4.2.1 指令格式
4.2.2 CPU寄存器組織
4.2.3 IA-32CPU寄存器組織
4.2.4 8086尋址方式
4.2.5 IA-32的尋址方式
4.3 IA-32常用指令類型及其操作
4.3.1 傳送指令
4.3.2 定點算術(shù)運算指令
4.3.3 按位運算指令
4.3.4 控制轉(zhuǎn)移指令
4.3.5 IA-32匯編語言實例
4.4 C語言程序的機器級表示
4.4.1 過程調(diào)用語句的匯編指令表示
4.4.2 選擇語句的匯編指令表示
4.4.3 循環(huán)結(jié)構(gòu)和匯編指令表示
4.4.4 數(shù)組的分配和訪問
習題
第5章 計算機執(zhí)行程序的過程
5.1 程序執(zhí)行的概述
5.2 CPU的基本功能和組成
5.3 時序控制方式與時序系統(tǒng)
5.3.1 時序控制方式
5.3.2 三級時序系統(tǒng)
5.4 數(shù)據(jù)通路
5.4.1 構(gòu)造一個模型機
5.4.2 模型機的時序系統(tǒng)
5.4.3 微操作序列
5.4.4 控制器的設計
5.4.5 實例計算機中的數(shù)據(jù)通路
5.4.6 控制信號的設置
5.5 數(shù)據(jù)通路的發(fā)展
5.5.1 單總線數(shù)據(jù)通路
5.5.2 三總線數(shù)據(jù)通路
5.6 CPU的流水線技術(shù)
5.6.1 流水線的基本概念
5.6.2 流水線的特點
5.7 流水線中的主要問題
5.8 高級流水線
習題
第6章 計算機存儲程序和數(shù)據(jù)的方式
6.1 存儲器概述
6.1.1 存儲器的基本概念
6.1.2 存儲器的分類
6.1.3 存儲器的層次結(jié)構(gòu)
6.2 主存與CPU的連接
6.3 主存儲器
6.3.1 概述
6.3.2 只讀存儲器
6.3.3 半導體隨機存儲器
6.3.4 半導體存儲器的擴展
6.3.5 PC主存儲器的物理結(jié)構(gòu)
6.4 高速緩存
6.4.1 高速緩存的工作原理
6.4.2 高速緩存一主存地址映射及變換
6.4.3 高速緩存的替換算法
6.4.4 高速緩存的寫策略
6.4.5 現(xiàn)代計算機的高速緩存結(jié)構(gòu)
6.4.6 C語言例子
習題
第7章 計算機輸入/輸出程序和數(shù)據(jù)的方式
7.1 I/O系統(tǒng)概述
7.2 I/O硬件
7.2.1 I/O設備
7.2.2 I/O接口的基本作用
7.2.3 I/O接口的基本組成
7.2.4 I/O接口的揄入/輸出控制方法
7.2.5 I/O的編址
7.3 中斷方式的輸入/輸出
7.3.1 中斷的概念
7.3.2 中斷的處理過程
7.3.3 中斷控制器8259A
7.4 DMA方式的輸入/輸出
7.4.1 DMA的概念
7.4.2 DMA傳送的過程
7.4.3 DMA控制器8237A
習題
課后習題答案
參考文獻

本目錄推薦

掃描二維碼
Copyright ? 讀書網(wǎng) ranfinancial.com 2005-2020, All Rights Reserved.
鄂ICP備15019699號 鄂公網(wǎng)安備 42010302001612號