注冊(cè) | 登錄讀書(shū)好,好讀書(shū),讀好書(shū)!
讀書(shū)網(wǎng)-DuShu.com
當(dāng)前位置: 首頁(yè)出版圖書(shū)科學(xué)技術(shù)工業(yè)技術(shù)無(wú)線電電子學(xué)、電信技術(shù)數(shù)字電子技術(shù)

數(shù)字電子技術(shù)

數(shù)字電子技術(shù)

定 價(jià):¥46.50

作 者: 靳孝峰,尹明鋰,鈳勵(lì) 編
出版社: 電子工業(yè)出版社
叢編項(xiàng): 高等職業(yè)教育“十三五”規(guī)劃教材
標(biāo) 簽: 暫缺

購(gòu)買(mǎi)這本書(shū)可以去


ISBN: 9787121343674 出版時(shí)間: 2019-07-01 包裝: 平裝
開(kāi)本: 16開(kāi) 頁(yè)數(shù): 238 字?jǐn)?shù):  

內(nèi)容簡(jiǎn)介

  《數(shù)字電子技術(shù)》是根據(jù)教育部高等學(xué)?!皵?shù)字電子技術(shù)”課程教學(xué)內(nèi)容的基本要求編寫(xiě)的,在編寫(xiě)中,力求做到結(jié)合工程實(shí)際,并充分考慮現(xiàn)代數(shù)字電子技術(shù)的飛速發(fā)展,因此,既有嚴(yán)密完整的理論體系,又有較強(qiáng)的實(shí)用性?!稊?shù)字電子技術(shù)》將數(shù)字電子技術(shù)內(nèi)容進(jìn)行整合重構(gòu),實(shí)現(xiàn)了理論和實(shí)踐的有機(jī)融合,其包括數(shù)字邏輯電路基礎(chǔ)、邏輯門(mén)電路、組合邏輯電路、觸發(fā)器、時(shí)序邏輯電路、脈沖信號(hào)的產(chǎn)生與整形、大規(guī)模集成電路以及數(shù)字系統(tǒng)的設(shè)計(jì)與制作8個(gè)項(xiàng)目?jī)?nèi)容。書(shū)中給出了大量的例題和習(xí)題,以便學(xué)生自學(xué);附錄部分給出了一些技能訓(xùn)練題目,目的在于提高學(xué)生的應(yīng)用能力?!稊?shù)字電子技術(shù)》立足高等職業(yè)教育,兼顧普通應(yīng)用型本科教育,既適合高職電子、電氣、信息技術(shù)和計(jì)算機(jī)等專(zhuān)業(yè)的學(xué)生作為教材使用,也適合數(shù)字電子技術(shù)愛(ài)好者及工程技術(shù)人員作為技術(shù)參考書(shū)閱讀。

作者簡(jiǎn)介

  靳孝峰,研究生。 2006年7月畢業(yè)于華中科技大學(xué),獲理學(xué)學(xué)士學(xué)位;2008年11月-2010年3月?lián)伪贝笄帏B(niǎo),清華萬(wàn)博培訓(xùn)機(jī)構(gòu)講師; 2011年5月-2014年3月?lián)螐V州松田職業(yè)學(xué)院計(jì)算機(jī)應(yīng)用教研室主任、同時(shí)兼任計(jì)算機(jī)網(wǎng)絡(luò)技術(shù)專(zhuān)業(yè)建設(shè)負(fù)責(zé)人;2016年9月-至今,擔(dān)任廣州華夏職業(yè)學(xué)院信息安全與計(jì)算機(jī)基礎(chǔ)教研室主任。

圖書(shū)目錄

項(xiàng)目1 數(shù)字邏輯電路基礎(chǔ)
1.1 數(shù)字電路概述
1.1.1 數(shù)字信號(hào)和數(shù)字電路
1.1.2 數(shù)字電子技術(shù)課程的特點(diǎn)和學(xué)習(xí)方法
*1.2 半導(dǎo)體器件及其開(kāi)關(guān)特性
1.2.1 半導(dǎo)體二極管及其開(kāi)關(guān)特性
1.2.2 半導(dǎo)體三極管及其開(kāi)關(guān)特性
1.2.3 半導(dǎo)體MOS管及其開(kāi)關(guān)特性
1.3 數(shù)制和二進(jìn)制代碼
1.3.1 常用的數(shù)制與運(yùn)算
1.3.2 不同進(jìn)制數(shù)之間的相互轉(zhuǎn)換
1.3.3 二進(jìn)制代碼
1.4 邏輯代數(shù)基礎(chǔ)
1.4.1 邏輯代數(shù)及其運(yùn)算
1.4.2 邏輯代數(shù)的公理和公式
1.4.3 邏輯代數(shù)的三大規(guī)則
1.4.4 邏輯函數(shù)的表示方法及相互轉(zhuǎn)換
1.4.5 邏輯函數(shù)的最小項(xiàng)及其最小項(xiàng)表達(dá)式
1.5 邏輯函數(shù)的化簡(jiǎn)
1.5.1 邏輯函數(shù)化簡(jiǎn)的意義和最簡(jiǎn)的與一或表達(dá)式
1.5.2 邏輯函數(shù)的代數(shù)化簡(jiǎn)法
1.5.3 邏輯函數(shù)的卡諾圖化簡(jiǎn)法
項(xiàng)目1小結(jié)
項(xiàng)目1習(xí)題
項(xiàng)目2 邏輯門(mén)電路
2.1 邏輯門(mén)電路概述
2.2 3種基本邏輯門(mén)電路
2.2.1 二極管與門(mén)和或門(mén)電路
2.2.2 三極管非門(mén)電路
2.3 TTL集成邏輯門(mén)電路
2.3.1 典型TTL門(mén)電路
2.3.2 集電極開(kāi)路門(mén)和三態(tài)輸出門(mén)
2.3.3 TTL集成邏輯門(mén)電路的系列和類(lèi)型
2.4 CMOS集成邏輯門(mén)電路
2.4.1 CMOS集成邏輯門(mén)電路的特點(diǎn)
2.4.2 典型CMOS集成門(mén)電路
2.4.3 CMOS集成門(mén)電路類(lèi)型
2.5 集成邏輯門(mén)電路的性能參數(shù)及應(yīng)用
2.5.1 集成邏輯門(mén)電路的性能參數(shù)
2.5.2 集成邏輯門(mén)電路的應(yīng)用
項(xiàng)目2小結(jié)
項(xiàng)目2習(xí)題
項(xiàng)目3 組合邏輯電路
3.1 組合邏輯電路概述
3.1.1 組合邏輯電路的特點(diǎn)及類(lèi)型
3.1.2 組合邏輯電路的邏輯功能描述
3.2 組合邏輯電路的分析和設(shè)計(jì)
3.2.1 組合邏輯電路的分析
3.2.2 組合邏輯電路的設(shè)計(jì)
*3.2.3 組合電路的競(jìng)爭(zhēng)冒險(xiǎn)現(xiàn)象
3.3 常見(jiàn)組合邏輯電路及其應(yīng)用
3.3.1 編碼器及其應(yīng)用
3.3.2 譯碼器及其應(yīng)用
3.3.3 數(shù)據(jù)選擇器及其應(yīng)用
3.3.4 加法器及其應(yīng)用
3.3.5 數(shù)值比較器及其應(yīng)用
……
項(xiàng)目3 小結(jié)
項(xiàng)目4 觸發(fā)器
項(xiàng)目5 時(shí)序邏輯電路
項(xiàng)目6 脈沖信號(hào)的產(chǎn)生與整形
項(xiàng)目7 大規(guī)模集成電路
*項(xiàng)目8 數(shù)字系統(tǒng)的設(shè)計(jì)與制作
附錄A 實(shí)驗(yàn)技能訓(xùn)練
附錄B 國(guó)產(chǎn)半導(dǎo)體集成電路型號(hào)命名法(國(guó)家標(biāo)準(zhǔn)GB3430-82)
參考文獻(xiàn)

本目錄推薦

掃描二維碼
Copyright ? 讀書(shū)網(wǎng) ranfinancial.com 2005-2020, All Rights Reserved.
鄂ICP備15019699號(hào) 鄂公網(wǎng)安備 42010302001612號(hào)