注冊(cè) | 登錄讀書(shū)好,好讀書(shū),讀好書(shū)!
讀書(shū)網(wǎng)-DuShu.com
當(dāng)前位置: 首頁(yè)出版圖書(shū)科學(xué)技術(shù)工業(yè)技術(shù)無(wú)線(xiàn)電電子學(xué)、電信技術(shù)數(shù)字電子技術(shù)基礎(chǔ)

數(shù)字電子技術(shù)基礎(chǔ)

數(shù)字電子技術(shù)基礎(chǔ)

定 價(jià):¥49.00

作 者: 謝國(guó)坤 等 著
出版社: 電子工業(yè)出版社
叢編項(xiàng):
標(biāo) 簽: 暫缺

購(gòu)買(mǎi)這本書(shū)可以去


ISBN: 9787121388071 出版時(shí)間: 2020-07-01 包裝: 平裝
開(kāi)本: 16開(kāi) 頁(yè)數(shù): 240 字?jǐn)?shù):  

內(nèi)容簡(jiǎn)介

  數(shù)字電子技術(shù)”是電子信息類(lèi)學(xué)生的專(zhuān)業(yè)基礎(chǔ)課程,也是實(shí)踐性很強(qiáng)的技術(shù)基礎(chǔ)課程。隨著數(shù)字化和信息化技術(shù)的飛速發(fā)展,數(shù)字電子技術(shù)課程對(duì)學(xué)生知識(shí)和能力的提升發(fā)揮著更重要的作用。遵照教育部對(duì)電子技術(shù)基礎(chǔ)課程教學(xué)的基本要求,要把學(xué)生培養(yǎng)成為有一定理論基礎(chǔ)、有較強(qiáng)、實(shí)戰(zhàn)能力、有足夠創(chuàng)新意識(shí)的應(yīng)用型人才。本書(shū)全面介紹數(shù)字邏輯基礎(chǔ)、集成邏輯門(mén)電路、組合邏輯電路、集成觸發(fā)器、時(shí)序邏輯電路、脈沖波形的產(chǎn)生與整形、數(shù)/模相互轉(zhuǎn)換電路、存儲(chǔ)器等內(nèi)容。通過(guò)結(jié)合實(shí)際案例的學(xué)習(xí),學(xué)生可以了解數(shù)字電子技術(shù)的應(yīng)用情況,掌握基于數(shù)字電子技術(shù)的應(yīng)用系統(tǒng)開(kāi)發(fā)方法。

作者簡(jiǎn)介

  謝國(guó)坤,西安交通工程學(xué)院中青年學(xué)術(shù)骨干教師。長(zhǎng)期從事現(xiàn)代電子設(shè)計(jì)的教學(xué)和科研工作。

圖書(shū)目錄

第1章 數(shù)字電路基礎(chǔ)\t1
1.1 概述\t1
1.2 邏輯代數(shù)的基本運(yùn)算\t1
1.2.1 基本概念\t1
1.2.2 基本邏輯運(yùn)算\t2
1.2.3 其他常用邏輯運(yùn)算\t4
1.2.4 邏輯函數(shù)及其表示方法\t5
1.3 邏輯代數(shù)的定律和運(yùn)算規(guī)則\t7
1.3.1 邏輯代數(shù)的基本公式\t7
1.3.2 邏輯代數(shù)的基本運(yùn)算規(guī)則\t8
1.4 邏輯函數(shù)的代數(shù)化簡(jiǎn)法\t9
1.4.1 邏輯函數(shù)的常見(jiàn)形式\t9
1.4.2 邏輯函數(shù)的最簡(jiǎn)“與-或表達(dá)式”的標(biāo)準(zhǔn)\t9
1.4.3 用代數(shù)法化簡(jiǎn)邏輯函數(shù)\t9
1.5 邏輯函數(shù)的卡諾圖化簡(jiǎn)法\t11
1.5.1 最小項(xiàng)的定義\t11
1.5.2 邏輯函數(shù)的最小項(xiàng)表達(dá)式\t11
1.5.3 卡諾圖\t12
1.5.4 用卡諾圖表示邏輯函數(shù)\t13
1.5.5 邏輯函數(shù)的卡諾圖化簡(jiǎn)法\t14
1.5.6 具有無(wú)關(guān)項(xiàng)的邏輯函數(shù)的化簡(jiǎn)\t17
本章小結(jié)\t19
習(xí)題\t19
第2章 邏輯門(mén)電路\t21
2.1 概述\t21
2.2 半導(dǎo)體器件的開(kāi)關(guān)特性\t21
2.2.1 二極管的開(kāi)關(guān)特性\t21
2.2.2 三極管的開(kāi)關(guān)特性\t23
2.2.3 MOS管的開(kāi)關(guān)特性\t24
2.3 分立元件門(mén)電路\t25
2.3.1 二極管與門(mén)電路\t25
2.3.2 二極管或門(mén)電路\t27
2.3.3 三極管反相器(非門(mén))\t28
2.3.4 復(fù)合門(mén)電路\t30
2.4 TTL門(mén)電路\t31
2.4.1 TTL與非門(mén)的內(nèi)部結(jié)構(gòu)和工作原理\t31
2.4.2 TTL反相器的特性和主要參數(shù)\t32
2.4.3 其他功能和類(lèi)型的TTL門(mén)電路\t36
2.5 CMOS門(mén)電路\t41
2.5.1 CMOS反相器\t42
2.5.2 其他CMOS門(mén)電路\t46
本章小結(jié)\t49
習(xí)題\t50
第3章 組合邏輯電路\t53
3.1 概述\t53
3.1.1 組合邏輯電路的方框圖及特點(diǎn)\t53
3.1.2 組合邏輯電路的分析方法\t53
3.1.3 組合邏輯電路的一般設(shè)計(jì)方法\t55
3.2 常用組合邏輯電路\t57
3.2.1 加法器\t57
3.2.2 乘法器\t62
3.2.3 數(shù)值比較器\t64
3.2.4 編碼器\t67
3.2.5 譯碼器\t73
3.2.6 數(shù)據(jù)選擇器\t80
3.2.7 數(shù)據(jù)分配器\t84
3.3 用集成電路實(shí)現(xiàn)組合邏輯函數(shù)\t85
3.3.1 用集成數(shù)據(jù)選擇器實(shí)現(xiàn)組合邏輯函數(shù)\t85
3.3.2 用集成譯碼器實(shí)現(xiàn)組合邏輯函數(shù)\t87
3.3.3 用加法器實(shí)現(xiàn)組合邏輯函數(shù)\t88
3.4 組合邏輯電路中的競(jìng)爭(zhēng)冒險(xiǎn)\t90
3.4.1 組合邏輯電路中的競(jìng)爭(zhēng)冒險(xiǎn)現(xiàn)象\t90
3.4.2 組合邏輯電路中的競(jìng)爭(zhēng)冒險(xiǎn)判斷方法\t91
3.4.3 組合邏輯電路中的競(jìng)爭(zhēng)冒險(xiǎn)消除方法\t92
本章小結(jié)\t93
習(xí)題\t94
第4章 觸發(fā)器\t98
4.1 概述\t98
4.2 觸發(fā)器的電路結(jié)構(gòu)與動(dòng)作特點(diǎn)\t98
4.2.1 基本RS觸發(fā)器的電路結(jié)構(gòu)與動(dòng)作特點(diǎn)\t98
4.2.2 同步RS觸發(fā)器的電路結(jié)構(gòu)與動(dòng)作特點(diǎn)\t100
4.2.3 主從JK觸發(fā)器的電路結(jié)構(gòu)和動(dòng)作特點(diǎn)\t101
4.2.4 邊沿觸發(fā)器的電路結(jié)構(gòu)和動(dòng)作特點(diǎn)\t103
4.3 觸發(fā)器的邏輯功能及其描述方法\t105
4.3.1 觸發(fā)器按邏輯功能的分類(lèi)\t105
4.3.2 觸發(fā)器的電路結(jié)構(gòu)與邏輯功能的關(guān)系\t108
4.4 觸發(fā)器邏輯功能的轉(zhuǎn)換\t108
4.4.1 集成觸發(fā)器\t108
4.4.2 觸發(fā)器的相互轉(zhuǎn)換\t109
本章小結(jié)\t110
習(xí)題\t111
第5章 時(shí)序邏輯電路\t114
5.1 概述\t114
5.2 時(shí)序電路的分析方法\t114
5.3 同步計(jì)數(shù)器\t116
5.3.1 同步二進(jìn)制計(jì)數(shù)器\t116
5.3.2 同步二進(jìn)制計(jì)數(shù)器的連接規(guī)律和特點(diǎn)\t117
5.3.3 同步非二進(jìn)制計(jì)數(shù)器\t117
5.4 異步計(jì)數(shù)器\t119
5.4.1 異步二進(jìn)制計(jì)數(shù)器\t119
5.4.2 異步二進(jìn)制計(jì)數(shù)器的連接規(guī)律和特點(diǎn)\t121
5.5 集成計(jì)數(shù)器\t121
5.5.1 集成同步計(jì)數(shù)器74LS161\t121
5.5.2 集成異步計(jì)數(shù)器74LS290\t122
5.5.3 用集成計(jì)數(shù)器構(gòu)成任意進(jìn)制計(jì)數(shù)器\t123
5.6 寄存器\t126
5.6.1 數(shù)據(jù)寄存器\t126
5.6.2 移位寄存器\t127
本章小結(jié)\t130
習(xí)題\t130
第6章 脈沖波形的產(chǎn)生與整形\t133
6.1 概述\t133
6.2 施密特觸發(fā)器\t134
6.2.1 施密特觸發(fā)器的基本概念\t134
6.2.2 由CMOS門(mén)電路構(gòu)成的施密特觸發(fā)器\t135
6.2.3 施密特觸發(fā)器的應(yīng)用\t136
6.3 單穩(wěn)態(tài)觸發(fā)器\t139
6.3.1 單穩(wěn)態(tài)觸發(fā)器的基本概念\t139
6.3.2 由CMOS門(mén)電路構(gòu)成的微分型單穩(wěn)態(tài)觸發(fā)器\t139
6.3.3 集成單穩(wěn)態(tài)觸發(fā)器\t142
6.3.4 單穩(wěn)態(tài)觸發(fā)器的應(yīng)用\t144
6.4 多諧振蕩器\t145
6.4.1 由CMOS非門(mén)電路構(gòu)成的多諧振蕩器\t145
6.4.2 CMOS石英晶體振蕩器\t147
6.5 555定時(shí)器及應(yīng)用\t149
6.5.1 7555定時(shí)器的電路結(jié)構(gòu)和工作原理\t149
6.5.2 由555定時(shí)器構(gòu)成的施密特觸發(fā)器\t150
6.5.3 由555定時(shí)器構(gòu)成的多諧振蕩器\t151
6.5.4 由555定時(shí)器構(gòu)成的單穩(wěn)態(tài)觸發(fā)器\t154
本章小結(jié)\t156
習(xí)題\t157
第7章 數(shù)-模與模-數(shù)轉(zhuǎn)換電路\t162
7.1 概述\t162
7.2 D/A轉(zhuǎn)換器\t162
7.2.1 D/A轉(zhuǎn)換器的基本原理\t162
7.2.2 倒T形電阻網(wǎng)絡(luò)D/A轉(zhuǎn)換器\t163
7.2.3 權(quán)電流型D/A轉(zhuǎn)換器\t164
7.2.4 權(quán)電流型D/A轉(zhuǎn)換器應(yīng)用舉例\t166
7.2.5 D/A轉(zhuǎn)換器的主要技術(shù)指標(biāo)\t167
7.3 A/D轉(zhuǎn)換器\t168
7.3.1 A/D轉(zhuǎn)換的一般步驟和采樣定理\t168
7.3.2 采樣-保持電路\t170
7.3.3 并行比較型A/D轉(zhuǎn)換器\t171
7.3.4 逐次比較型A/D轉(zhuǎn)換器\t172
7.3.5 雙積分型A/D轉(zhuǎn)換器\t173
7.3.6 A/D轉(zhuǎn)換器的主要技術(shù)指標(biāo)\t176
7.3.7 集成A/D轉(zhuǎn)換器及其應(yīng)用\t177
本章小結(jié)\t179
習(xí)題\t180
第8章 存儲(chǔ)器\t181
8.1 概述\t181
8.2 只讀存儲(chǔ)器\t182
8.2.1 可編程只讀存儲(chǔ)器\t184
8.2.2 可擦除的可編程只讀存儲(chǔ)器\t185
8.3 隨機(jī)存儲(chǔ)器\t187
8.3.1 靜態(tài)隨機(jī)存儲(chǔ)器\t188
8.3.2 動(dòng)態(tài)隨機(jī)存儲(chǔ)器\t191
本章小結(jié)\t194
習(xí)題\t195
附錄A 數(shù)字電路實(shí)驗(yàn)部分\t196
實(shí)驗(yàn)一 門(mén)電路邏輯功能及測(cè)試\t196
實(shí)驗(yàn)二 組合邏輯電路Ⅰ(半加器和全加器)\t201
實(shí)驗(yàn)三 組合邏輯電路Ⅱ(譯碼器和數(shù)據(jù)選擇器)\t204
實(shí)驗(yàn)四 組合邏輯電路的設(shè)計(jì)和邏輯功能驗(yàn)證\t206
實(shí)驗(yàn)五 觸發(fā)器\t211
實(shí)驗(yàn)六 集成電路多種計(jì)數(shù)器綜合應(yīng)用\t214
實(shí)驗(yàn)七 時(shí)序電路(計(jì)數(shù)器和移位寄存器)\t217
實(shí)驗(yàn)八 555定時(shí)器電路的應(yīng)用\t220
實(shí)驗(yàn)九 D/A轉(zhuǎn)換器、A/D轉(zhuǎn)換器\t224
參考文獻(xiàn)\t229

本目錄推薦

掃描二維碼
Copyright ? 讀書(shū)網(wǎng) ranfinancial.com 2005-2020, All Rights Reserved.
鄂ICP備15019699號(hào) 鄂公網(wǎng)安備 42010302001612號(hào)