注冊 | 登錄讀書好,好讀書,讀好書!
讀書網(wǎng)-DuShu.com
當(dāng)前位置: 首頁出版圖書科學(xué)技術(shù)工業(yè)技術(shù)無線電電子學(xué)、電信技術(shù)集成電路版圖設(shè)計項目化教程(第2版)

集成電路版圖設(shè)計項目化教程(第2版)

集成電路版圖設(shè)計項目化教程(第2版)

定 價:¥55.00

作 者: 居水榮,劉錫鋒 著
出版社: 電子工業(yè)出版社
叢編項: 全國高等院?!盎ヂ?lián)網(wǎng)+”系列精品教材
標(biāo) 簽: 暫缺

購買這本書可以去


ISBN: 9787121378577 出版時間: 2020-03-01 包裝: 平裝
開本: 16開 頁數(shù): 234 字?jǐn)?shù):  

內(nèi)容簡介

  《集成電路版圖設(shè)計項目化教程(第2版)》按照職業(yè)教育新的教學(xué)改革要求,根據(jù)微電子行業(yè)崗位技能的實際需要,以“集成電路版圖設(shè)計”這一工作任務(wù)為主線,結(jié)合編者多年的企業(yè)與教學(xué)經(jīng)驗,以及本課程項目化內(nèi)容改革成果進行修訂編寫?!都呻娐钒鎴D設(shè)計項目化教程(第2版)》分3個模塊進行介紹,模塊1主要介紹集成電路版圖設(shè)計基礎(chǔ),包括集成電路版圖設(shè)計分類、方法與工具、UNIX/Linux操作系統(tǒng)及虛擬機的使用,集成電路設(shè)計軟件基本操作,常用元器件的版圖等;模塊2介紹CMOS基本邏輯門、CMOS復(fù)合邏輯門、CMOS D觸發(fā)器的版圖設(shè)計與驗證,標(biāo)準(zhǔn)單元版圖設(shè)計基礎(chǔ)等;模塊3以行業(yè)內(nèi)典型的數(shù)?;旌霞呻娐法D―D508為例,詳細(xì)介紹CMOS集成電路設(shè)計項目準(zhǔn)備、模擬電路的全定制版圖設(shè)計、數(shù)字標(biāo)準(zhǔn)單元的設(shè)計、基于標(biāo)準(zhǔn)單元的布局布線等。在以上介紹過程中突出項目化的概念,包含項目設(shè)計過程中遇到的技術(shù)問題、解決方法和經(jīng)驗總結(jié)等;舉例說明實施項目化版圖設(shè)計教學(xué)或產(chǎn)品設(shè)計所需要構(gòu)建的軟硬件系統(tǒng)等實用性內(nèi)容;列出設(shè)計過程所用的各種數(shù)據(jù),以及如何進行這些數(shù)據(jù)的保存、完成版圖設(shè)計后如何進行數(shù)據(jù)處理等。《集成電路版圖設(shè)計項目化教程(第2版)》為全國高等職業(yè)本??圃盒O鄳?yīng)課程的教材,也可作為開放大學(xué)、成人教育、自學(xué)考試、中職學(xué)校、培訓(xùn)班的教材,以及微電子工程技術(shù)人員的參考工具書。

作者簡介

  居水榮 教授/研究員級高工,畢業(yè)于西安電子科技大學(xué)半導(dǎo)體器件與微電子學(xué)專業(yè),后在大型企業(yè)從事集成電路開發(fā)設(shè)計與研發(fā)管理工作,實踐經(jīng)驗非常豐富,現(xiàn)在江蘇信息職業(yè)技術(shù)學(xué)院微電子教研室從事教研工作,有多項教研成果和著作出版

圖書目錄

第1章 集成電路及版圖設(shè)計概念、方法與工具\t1
1.1 集成電路的制造和設(shè)計概念\t2
1.1.1 集成電路的概念與產(chǎn)品\t2
1.1.2 集成電路的制造流程\t3
1.1.3 集成電路的設(shè)計要求\t4
1.1.4 集成電路的設(shè)計流程\t5
1.1.5 集成電路設(shè)計的分類\t5
1.2 集成電路版圖設(shè)計的概念和方法\t6
1.3 集成電路版圖設(shè)計工具\t8
1.3.1 集成電路版圖的識別\t8
1.3.2 集成電路版圖分析軟件\t9
1.3.3 全定制版圖設(shè)計軟件\t9
1.3.4 標(biāo)準(zhǔn)單元版圖設(shè)計軟件\t9
1.3.5 版圖驗證及工具\t10
思考與練習(xí)題1\t11
第2章 UNIX/Linux操作系統(tǒng)和虛擬機的使用\t12
2.1 集成電路設(shè)計的環(huán)境\t13
2.1.1 工作站與PC\t13
2.1.2 UNIX與Linux系統(tǒng)\t13
2.2 常用集成電路設(shè)計系統(tǒng)\t15
2.2.1 使用工作站服務(wù)器上的Linux版本軟件\t15
2.2.2 使用PC服務(wù)器上的軟件\t17
2.3 虛擬機系統(tǒng)\t17
2.3.1 虛擬機的啟動和關(guān)閉\t18
2.3.2 PC本機數(shù)據(jù)和虛擬機之間的數(shù)據(jù)傳遞\t19
2.4 Linux常用命令和編輯工具\t22
2.4.1 Linux常用命令\t22
2.4.2 文本編輯器\t22
思考與練習(xí)題2\t24
第3章 集成電路設(shè)計軟件基本操作\t25
3.1 Cadence軟件的啟動及設(shè)置\t26
3.1.1 啟動Cadence軟件\t26
3.1.2 啟動設(shè)置\t27
3.2 庫文件的建立\t28
3.2.1 庫和庫文件\t28
3.2.2 建立庫的兩種方法\t29
3.3 Library管理和報警處理\t30
思考與練習(xí)題3\t34
第4章 常見元器件的版圖\t38
4.1 電阻版圖\t36
4.1.1 集成電路中電阻的計算與繪制\t36
4.1.2 版圖中電阻的分類\t37
4.2 電容版圖\t39
4.2.1 集成電路中電容的測算\t39
4.2.2 MOS集成電路中常用的電容\t41
4.3 二極管、三極管版圖\t42
4.3.1 二極管版圖\t42
4.3.2 三極管版圖\t43
4.4 MOS場效應(yīng)管的結(jié)構(gòu)和版圖\t44
4.4.1 MOS場效應(yīng)管的結(jié)構(gòu)\t44
4.4.2 MOS場效應(yīng)管版圖\t44
思考與練習(xí)題4\t45
第5章 CMOS基本邏輯門的版圖設(shè)計與驗證\t46
5.1 基本邏輯門schematic電路設(shè)計\t47
5.1.1 基本邏輯門的工作原理\t47
5.1.2 基本邏輯門的電路圖繪制\t49
5.2 CMOS反相器版圖繪制\t53
5.2.1 版圖的設(shè)計規(guī)則\t53
5.2.2 建立版圖文件\t55
5.2.3 繪制版圖\t56
5.3 反相器版圖提取及物理驗證\t62
5.3.1 版圖設(shè)計規(guī)則驗證DRC\t62
5.3.2 版圖提取EXT\t65
5.3.3 電路版圖對比LVS\t66
5.4 CMOS與非門版圖繪制\t68
5.4.1 設(shè)計單元庫的建立\t68
5.4.2 元器件的擺放和布局布線\t69
5.5 與非門版圖物理驗證\t71
5.5.1 與非門版圖DRC驗證\t71
5.5.2 與非門版圖的提取與LVS\t72
5.5.3 版圖中標(biāo)簽與Pin端口的添加\t73
5.5.4 利用LVS驗證工具分析版圖網(wǎng)表\t76
5.6 CMOS或非門版圖繪制\t77
思考與練習(xí)題5\t78
第6章 CMOS復(fù)合邏輯門的版圖設(shè)計與驗證\t79
6.1 CMOS復(fù)合邏輯門的電路設(shè)計\t80
6.1.1 三端和四端MOS器件\t80
6.1.2 復(fù)合邏輯門的初步設(shè)計\t81
6.1.3 復(fù)合邏輯門的優(yōu)化設(shè)計\t82
6.2 CMOS復(fù)合邏輯門的版圖繪制\t83
6.2.1 MOS器件的襯底電位版圖實現(xiàn)\t83
6.2.2 LSW圖層的添加和修改\t85
6.2.3 復(fù)合邏輯門版圖的布局、布線方法\t89
6.2.4 根據(jù)電路繪制復(fù)合邏輯門版圖\t90
6.3 CMOS復(fù)合邏輯門的版圖驗證\t90
6.3.1 版圖Dracula DRC驗證\t91
6.3.2 版圖Dracula LVS驗證\t97
6.4 其他類型CMOS復(fù)合邏輯門的版圖繪制\t104
6.4.1 與或非門的版圖設(shè)計\t104
6.4.2 或與非門的版圖設(shè)計\t104
思考與練習(xí)題6\t105
第7章 CMOS D觸發(fā)器的版圖設(shè)計與驗證\t106
7.1 CMOS D觸發(fā)器電路設(shè)計\t107
7.1.1 CMOS電路的symbol視圖建立\t107
7.1.2 電路設(shè)計的層次化\t109
7.1.3 低級電路層次視圖Descend View的觀察\t111
7.1.4 與非門構(gòu)建CMOS D觸發(fā)器的電路原理\t112
7.1.5 傳輸門與反相器構(gòu)建的主從邊沿觸發(fā)器\t112
7.2 CMOS D觸發(fā)器和邊沿觸發(fā)器的版圖設(shè)計\t115
7.2.1 CMOS D觸發(fā)器的版圖設(shè)計\t115
7.2.2 CMOS邊沿觸發(fā)器的版圖設(shè)計\t116
7.3 基于Calibre工具進行觸發(fā)器版圖驗證\t116
7.3.1 Calibre工具的特點與支持產(chǎn)品\t116
7.3.2 觸發(fā)器的Calibre DRC驗證\t118
7.3.3 觸發(fā)器單元的Calibre LVS驗證\t122
思考與練習(xí)題7\t128
第8章 標(biāo)準(zhǔn)單元版圖設(shè)計\t129
8.1 標(biāo)準(zhǔn)單元及布局布線基本原理\t130
8.1.1 標(biāo)準(zhǔn)單元庫的基本概念\t130
8.1.2 兩種基本布線原理\t131
8.1.3 為滿足布局布線要求需遵循的規(guī)則及網(wǎng)絡(luò)概念\t133
8.1.4 網(wǎng)格間距的確定\t134
8.2 標(biāo)準(zhǔn)單元的建立原則\t135
8.2.1 標(biāo)準(zhǔn)單元的高度和寬度原則\t136
8.2.2 標(biāo)準(zhǔn)單元的其他原則\t137
思考與練習(xí)題8\t142
第9章 CMOS集成電路D508設(shè)計項目準(zhǔn)備\t143
9.1 D508設(shè)計項目總體情況與設(shè)計策略\t144
9.1.1 D508設(shè)計項目的基本情況\t144
9.1.2 D508項目的版圖設(shè)計策略\t144
9.2 D508項目邏輯圖的準(zhǔn)備\t145
9.2.1 邏輯圖輸入工具啟動\t145
9.2.2 一個傳輸門邏輯圖及符號的輸入流程\t146
9.2.3 D508項目單元邏輯圖的準(zhǔn)備\t147
9.2.4 D508項目總體邏輯圖的準(zhǔn)備\t151
9.3 D508項目版圖設(shè)計準(zhǔn)備\t153
9.3.1 設(shè)計規(guī)則的準(zhǔn)備\t153
9.3.2 工藝文件的準(zhǔn)備\t154
9.3.3 顯示文件的準(zhǔn)備\t154
9.4 版圖設(shè)計步驟及操作\t156
9.4.1 版圖輸入基本設(shè)置\t156
9.4.2 反相器邏輯和工藝層次之間的關(guān)系\t158
9.4.3 反相器的版圖輸入\t160
9.5 高級版圖設(shè)計技術(shù)\t162
9.5.1 層次化設(shè)計\t162
9.5.2 利用PDK進行版圖設(shè)計\t166
思考與練習(xí)題9\t169
第10章 D508項目模擬部分的全定制版圖設(shè)計\t170
10.1 模擬模塊的版圖設(shè)計\t171
10.1.1 上電復(fù)位模塊的版圖設(shè)計\t171
10.1.2 振蕩器模塊的版圖設(shè)計\t174
10.1.3 上下拉電路的版圖設(shè)計\t178
10.1.4 大驅(qū)動器的版圖設(shè)計\t179
10.2 模擬部分版圖總拼及優(yōu)化\t182
10.2.1 模擬部分版圖的總拼\t182
10.2.2 為滿足工藝要求所做的優(yōu)化\t183
10.3 芯片可靠性及I/O單元版圖設(shè)計\t185
10.3.1 芯片的可靠性\t185
10.3.2 I/O單元設(shè)計\t187
思考與練習(xí)題10\t195
第11章 D508項目標(biāo)準(zhǔn)單元的設(shè)計\t197
11.1 標(biāo)準(zhǔn)單元的建立原則\t198
11.1.1 pitch的確定\t198
11.1.2 標(biāo)準(zhǔn)單元建立的考慮因素\t199
11.1.3 標(biāo)準(zhǔn)單元建立的步驟和比較\t200
11.2 邏輯門標(biāo)準(zhǔn)單元的設(shè)計\t203
11.2.1 反相器單元設(shè)計\t203
11.2.2 與非門單元設(shè)計\t203
11.2.3 或非門單元設(shè)計\t204
11.2.4 與或非門單元設(shè)計\t205
11.2.5 或與非門單元設(shè)計\t206
11.3 其他標(biāo)準(zhǔn)單元的設(shè)計\t207
11.3.1 數(shù)據(jù)選擇器單元設(shè)計\t207
11.3.2 鎖存器單元設(shè)計\t208
11.3.3 觸發(fā)器單元設(shè)計\t210
思考與練習(xí)題11\t212
第12章 D508項目基于標(biāo)準(zhǔn)單元的布局布線\t213
12.1 版圖整體布局的考慮\t214
12.1.1 I/O PAD的布局\t214
12.1.2 模塊的布局\t215
12.2 項目電源/地線的規(guī)劃\t215
12.2.1 電源/地線規(guī)劃的普遍原則\t215
12.2.2 項目電源/地線的規(guī)劃圖\t217
12.3 項目時鐘信號線的規(guī)劃\t217
12.3.1 時鐘網(wǎng)絡(luò)的結(jié)構(gòu)\t217
12.3.2 時鐘信號的規(guī)劃\t218
12.4 為滿足布局布線要求所做的邏輯修改和版圖設(shè)計\t218
12.4.1 延時單元\t218
12.4.2 掩膜選項\t220
12.4.3 數(shù)字模塊中的模擬單元\t221
12.5 項目的布局布線\t222
12.5.1 Astro布局布線的數(shù)據(jù)準(zhǔn)備和流程\t222
12.5.2 采用Astro進行布局布線\t224
12.5.3 D508項目布局布線結(jié)果\t228
12.6 項目的數(shù)據(jù)結(jié)構(gòu)\t229
12.6.1 邏輯相關(guān)數(shù)據(jù)\t229
12.6.2 版圖相關(guān)數(shù)據(jù)\t230
12.7 項目的版圖數(shù)據(jù)處理\t230
思考與練習(xí)題12\t234

本目錄推薦

掃描二維碼
Copyright ? 讀書網(wǎng) ranfinancial.com 2005-2020, All Rights Reserved.
鄂ICP備15019699號 鄂公網(wǎng)安備 42010302001612號