注冊 | 登錄讀書好,好讀書,讀好書!
讀書網(wǎng)-DuShu.com
當(dāng)前位置: 首頁出版圖書科學(xué)技術(shù)計(jì)算機(jī)/網(wǎng)絡(luò)網(wǎng)絡(luò)與數(shù)據(jù)通信網(wǎng)絡(luò)服務(wù)Cadence Allegro 電子設(shè)計(jì)常見問題解答500例

Cadence Allegro 電子設(shè)計(jì)常見問題解答500例

Cadence Allegro 電子設(shè)計(jì)常見問題解答500例

定 價(jià):¥118.00

作 者: 黃勇
出版社: 電子工業(yè)出版社
叢編項(xiàng):
標(biāo) 簽: 暫缺

ISBN: 9787121381195 出版時(shí)間: 2019-12-01 包裝:
開本: 16開 頁數(shù): 492 字?jǐn)?shù):  

內(nèi)容簡介

  本書以Cadence公司目前*穩(wěn)定的SPB16.6版本的ORCAD軟件與 Allegro軟件為基礎(chǔ),共分為6章,收錄了包括電子設(shè)計(jì)的基本概念、原理圖封裝庫的設(shè)計(jì)、PCB封裝庫的設(shè)計(jì)、原理圖的設(shè)計(jì)、Cadence軟件操作實(shí)戰(zhàn)、PCB版圖的設(shè)計(jì)在內(nèi)的6個(gè)電子設(shè)計(jì)大類的500個(gè)常見問題,并對其進(jìn)行一一詳細(xì)的的解答,并分享了處理原理圖設(shè)計(jì)與PCB版圖設(shè)計(jì)的方法與技巧。本書籍的編寫目的是讓讀者學(xué)習(xí)完本書籍之后,能夠?qū)⒗碚撆c實(shí)踐相結(jié)合,由淺入深,深入淺出地解決在電子設(shè)計(jì)中遇到的每一個(gè)問題,按照本書籍的方法設(shè)計(jì)出自己想要的電子圖紙,學(xué)習(xí)電子設(shè)計(jì)。隨書贈(zèng)送的案例源文件以及20個(gè)小時(shí)Allegro軟件操作基礎(chǔ)視頻教程,可以在本書封底掃描二維碼或者進(jìn)入PCB聯(lián)盟網(wǎng)(www.pcbbar.com)直接獲取鏈接下載學(xué)習(xí)。

作者簡介

  本書作者為一線電子設(shè)計(jì)工程師,實(shí)踐經(jīng)驗(yàn)豐富,出版多部相關(guān)著作,培訓(xùn)和指導(dǎo)了眾多電子行業(yè)入門者。

圖書目錄

目 錄
第1章 電子設(shè)計(jì)基本概念100問解析 1
1.1 什么叫原理圖?它的作用是什么? 1
1.2 什么叫PCB版圖?它的作用是什么? 2
1.3 什么叫原理圖符號?它的作用是什么? 2
1.4 什么叫PCB符號?它的作用是什么? 2
1.5 PCB封裝的組成元素有哪些? 3
1.6 常見的PCB封裝類型有哪些? 4
1.7 原理圖中的器件與PCB版圖中的器件是怎么關(guān)聯(lián)的? 6
1.8 整個(gè)PCB版圖設(shè)計(jì)的完整流程是什么? 6
1.9 什么叫金屬化孔? 7
1.10 什么叫非金屬化孔?它與金屬化孔的區(qū)別是什么? 7
1.11 什么叫槽孔? 8
1.12 什么叫特性阻抗? 8
1.13 控制特征阻抗的目的是什么? 8
1.14 影響PCB特性阻抗的因素有哪些? 9
1.15 怎樣在PCB版圖上做阻抗控制? 9
1.16 常見的基板板材有哪些?怎么分類? 11
1.17 什么是PCB厚度?一般推薦的PCB厚度有哪些? 12
1.18 常規(guī)的板厚公差要求是多少? 12
1.19 什么是多層板?多層板的特點(diǎn)是什么? 12
1.20 多層板是如何進(jìn)行層壓的? 13
1.21 多層板進(jìn)行阻抗、層疊設(shè)計(jì)時(shí)考慮的基本原則有哪些? 13
1.22 什么是PCB表面處理工藝?它的目的是什么? 14
1.23 常見的PCB表面處理工藝有哪些? 14
1.24 什么叫作熱風(fēng)整平? 14
1.25 什么叫作有機(jī)涂覆? 14
1.26 什么是化學(xué)鍍鎳/浸金(化學(xué)沉金)工藝? 15
1.27 什么是浸銀(沉銀)工藝? 15
1.28 什么是浸錫(沉錫)工藝? 15
1.29 什么是金手指?金手指的設(shè)計(jì)要求有哪些? 15
1.30 什么叫作阻焊?設(shè)置阻焊的目的是什么?常規(guī)的阻焊顏色有哪些? 16
1.31 焊盤設(shè)計(jì)阻焊的一般原則有哪些?Cadence Allegro軟件中焊盤的阻焊在哪里
設(shè)置? 16
1.32 過孔的阻焊應(yīng)該怎么處理? 17
1.33 BGA過孔的阻焊設(shè)計(jì)有什么原則? 18
1.34 什么叫作鋼網(wǎng)?設(shè)計(jì)鋼網(wǎng)的目的是什么? 18
1.35 焊盤設(shè)計(jì)鋼網(wǎng)的一般原則是什么?Cadence Allegro軟件中焊盤的鋼網(wǎng)在哪里
設(shè)置? 18
1.36 PCB制版時(shí)的絲印設(shè)計(jì)有哪些? 19
1.37 PCB設(shè)計(jì)中位號字符的線寬與高度推薦為多少? 19
1.38 PCB設(shè)計(jì)中位號字符與焊盤的間距推薦為多少?方向怎么設(shè)定? 20
1.39 什么是翹曲度?一般PCB板卡翹曲度的標(biāo)準(zhǔn)是多少? 20
1.40 拼版設(shè)計(jì)分為哪幾種?拼版設(shè)計(jì)的好處有哪些? 20
1.41 什么叫作V-CUT? 21
1.42 什么叫作PCB郵票孔? 21
1.43 橋連的分類有哪些? 21
1.44 什么是PCB的工藝邊? 21
1.45 PCB板卡為什么要倒角?應(yīng)該怎么倒角? 22
1.46 什么叫作光學(xué)定位點(diǎn)?其作用是什么? 22
1.47 在PCB版圖上應(yīng)該怎么處理Mark點(diǎn)? 23
1.48 什么叫作SMT? 23
1.49 什么叫作SMD? 23
1.50 什么叫作回流焊? 24
1.51 什么叫作波峰焊?它與回流焊的區(qū)別是什么? 24
1.52 為了方便后期維修,PCB上各類封裝元器件的間距應(yīng)該維持多少? 24
1.53 PCB的組裝工藝分為哪幾種? 25
1.54 什么是銅箔?銅箔的分類有哪些? 25
1.55 銅箔的厚度與線寬/線距的關(guān)系是怎樣的? 27
1.56 什么叫作3W原則? 27
1.57 什么叫作20H原則? 27
1.58 在PCB設(shè)計(jì)中如何體現(xiàn)3W與20H原則? 28
1.59 什么叫作π型濾波? 28
1.60 PCB設(shè)計(jì)中晶體的π型濾波應(yīng)該怎么設(shè)計(jì)? 30
1.61 什么是差分信號?差分信號傳輸與單根信號傳輸?shù)膮^(qū)別在哪里? 30
1.62 什么是爬電間距? 31
1.63 PCB中信號線分為哪幾類?區(qū)別在哪里? 31
1.64 什么叫作EMC? 31
1.65 形成EMC的三要素是什么? 32
1.66 抑制EMC的方法有哪些? 32
1.67 電子設(shè)計(jì)中為什么要區(qū)分模擬地與數(shù)字地? 32
1.68 PCB設(shè)計(jì)中區(qū)分模擬地與數(shù)字地的設(shè)計(jì)方法有哪些? 33
1.69 PCB常用的Silkscreen、Soldermask、Pastmask的含義是什么? 33
1.70 通常所說的0402、0603、0805、1206是怎么計(jì)算的? 34
1.71 什么叫作旁路電容、去耦電容?兩者的區(qū)別在哪里? 35
1.72 什么叫作串?dāng)_? 35
1.73 引起串?dāng)_的因素有哪些? 35
1.74 降低串?dāng)_的方法有哪些? 36
1.75 什么是過孔?過孔包含哪些元素? 36
1.76 什么是盲埋孔? 36
1.77 HDI板的階數(shù)是怎么定義的? 37
1.78 過孔的兩個(gè)寄生參數(shù)是什么?它有什么影響?應(yīng)該怎么消除? 37
1.79 什么是孤島銅皮?它有什么影響? 38
1.80 什么是平衡銅?它的作用是什么? 39
1.81 什么是PCB中的正片與負(fù)片?它們有什么區(qū)別? 39
1.82 什么叫作單點(diǎn)接地? 39
1.83 什么叫作跨分割?它有什么壞處? 40
1.84 什么是ICT測試點(diǎn)?其設(shè)計(jì)要求有哪些? 40
1.85 什么是DC-DC電路? 41
1.86 什么是LDO電路? 41
1.87 什么是0歐姆電阻?它的作用有哪些? 42
1.88 對于PCB板的散熱,有哪些好的措施? 42
1.89 PCB的驗(yàn)收標(biāo)準(zhǔn)有哪些? 43
1.90 如何區(qū)分高速信號與低速信號? 44
1.91 高速電路設(shè)計(jì)中電容的作用有哪些? 44
1.92 高速電路設(shè)計(jì)中電感的作用有哪些? 44
1.93 端接的種類有哪些? 44
1.94 PCB設(shè)計(jì)中常用的存儲(chǔ)器有哪些? 45
1.95 什么叫作阻焊橋? 46
1.96 常規(guī)的基板板材性能參數(shù)有哪些? 46
1.97 上拉、下拉電阻的作用有哪些? 46
1.98 什么叫作背鉆? 47
1.99 什么是屏蔽罩?它的作用是什么? 47
1.100 在PCB設(shè)計(jì)時(shí)為什么需要做等長設(shè)計(jì)? 47
本章小結(jié) 48
第2章 OrCAD原理圖封裝庫50問解析 47
2.1 OrCAD軟件中怎么新建庫文件? 47
2.2 OrCAD的格點(diǎn)在哪里設(shè)置?一般怎么推薦設(shè)置? 48
2.3 OrCAD顏色在哪里設(shè)置? 49
2.4 OrCAD中怎么設(shè)置頁面的大??? 49
2.5 OrCAD中字體的大小怎么設(shè)置? 50
2.6 OrCAD中默認(rèn)的常用快捷鍵是什么?是否可以更改? 51
2.7 OrCAD系統(tǒng)自帶的原理圖庫在哪里?每一個(gè)原理圖庫里面都包含了哪些
器件? 52
2.8 OrCAD中怎么創(chuàng)建一個(gè)簡單分立元器件的封裝? 53
2.9 OrCAD中怎么填充圖形? 54
2.10 OrCAD繪制庫的常用命令有哪些? 55
2.11 OrCAD中怎么創(chuàng)建邏輯門電路的封裝庫? 55
2.12 IC類器件的封裝應(yīng)該怎么創(chuàng)建? 57
2.13 OrCAD中怎么創(chuàng)建電源、地的封裝庫? 59
2.14 OrCAD中怎么運(yùn)用表格創(chuàng)建復(fù)雜的元器件? 60
2.15 OrCAD中怎么創(chuàng)建帶圖片的Title Block? 62
2.16 OrCAD中怎么創(chuàng)建不同頁面的連接符? 65
2.17 Homogeneous類型與Heterogeneous類型元器件的區(qū)別是什么? 65
2.18 OrCAD中怎么創(chuàng)建Homogeneous類型的元器件封裝? 66
2.19 OrCAD中怎么創(chuàng)建Heterogeneous類型的元器件封裝? 67
2.20 怎么顯示與隱藏原理圖庫的管腳編號? 68
2.21 怎么顯示與隱藏原理圖庫的網(wǎng)絡(luò)名稱? 69
2.22 怎么顯示與隱藏原理圖庫的PCB封裝名稱? 69
2.23 怎么在OrCAD原理圖中顯示與隱藏元器件的Value值? 71
2.24 怎么更改原理圖中做好的庫文件? 71
2.25 怎么從OrCAD原理圖中導(dǎo)出封裝庫? 73
2.26 OrCAD封裝庫的管腳Shape是什么意思? 75
2.27 OrCAD封裝庫的管腳Type是什么意思? 75
2.28 OrCAD中怎么對元器件的管腳屬性進(jìn)行統(tǒng)一更改? 75
2.29 在屬性編輯時(shí),怎么將數(shù)據(jù)復(fù)制粘貼到Excel表格中進(jìn)行處理? 76
2.30 OrCAD在做封裝庫時(shí)怎么快速放置多個(gè)管腳? 76
2.31 OrCAD中怎么批量更新封裝庫文件? 77
2.32 OrCAD中怎么批量替換封裝庫文件? 78
2.33 對于多Part元器件庫,怎么去查看每一個(gè)部分的內(nèi)容? 78
2.34 OrCAD中關(guān)于格點(diǎn)的操作是在哪里設(shè)置的? 79
2.35 OrCAD中元器件編號的命令方式是什么? 80
2.36 OrCAD中怎么添加本地的封裝庫? 81
2.37 OrCAD中怎么刪除原理圖庫文件? 81
2.38 如何快速定位元器件庫中的元器件? 82
2.39 OrCAD做封裝庫管腳名稱重復(fù)時(shí)應(yīng)該怎么處理? 82
2.40 OrCAD封裝庫中的Value值在制作封裝庫時(shí)應(yīng)該怎么處理? 83
2.41 OrCAD圖紙當(dāng)前設(shè)計(jì)的庫路徑下有非法字符時(shí)應(yīng)該怎么處理? 84
2.42 OrCAD中的Replace Cathe與Update Cathe有什么區(qū)別? 84
2.43 怎么在Title Block中添加公司logo? 84
2.44 OrCAD中怎么繪制實(shí)心符號? 85
2.45 對于已經(jīng)定義好的庫文件,怎么修改位號的前綴? 86
2.46 OrCAD創(chuàng)建的電源符號怎么在原理圖中調(diào)用? 87
2.47 OrCAD封裝庫的外形框怎么加粗? 87
2.48 OrCAD在創(chuàng)建封裝庫時(shí),管腳數(shù)目很多的器件應(yīng)該怎么合理分配? 87
2.49 OrCAD封裝庫中應(yīng)該怎么刪除Pin Group屬性? 88
2.50 怎么給OrCAD封裝庫添加新的屬性? 90
本章小結(jié) 90
第3章 OrCAD原理圖設(shè)計(jì)90問解析 91
3.1 OrCAD中怎么創(chuàng)建新的原理圖工程文件? 91
3.2 OrCAD中原理圖的設(shè)計(jì)紙張大小應(yīng)該怎么設(shè)置? 92
3.3 OrCAD中繪制原理圖的格點(diǎn)應(yīng)該怎么設(shè)置? 93
3.4 OrCAD繪制原理圖時(shí)怎么放置器件? 94
3.5 OrCAD繪制原理圖時(shí)怎么拖動(dòng)與旋轉(zhuǎn)元器件? 94
3.6 OrCAD中元器件應(yīng)該怎么進(jìn)行鏡像與翻轉(zhuǎn)? 95
3.7 OrCAD中沒有連接的網(wǎng)絡(luò)應(yīng)該怎么處理? 95
3.8 OrCAD在繪制原理圖時(shí)怎么放置電源、地與分頁連接符號? 96
3.9 OrCAD中同一頁面的連接關(guān)系應(yīng)該怎么處理? 96
3.10 OrCAD中走線交叉處的連接關(guān)系應(yīng)該怎么處理? 98
3.11 OrCAD中的Net Alias應(yīng)該怎么使用?它與Wire有什么區(qū)別? 98
3.12 OrCAD中不同頁面的連接關(guān)系應(yīng)該怎么處理? 99
3.13 OrCAD中Net Alias與Off-Page Connector有什么區(qū)別? 100
3.14 OrCAD中應(yīng)該怎么創(chuàng)建Bus總線? 100
3.15 OrCAD中總線應(yīng)該如何命名? 101
3.16 總線與信號分支線之間應(yīng)該如何進(jìn)行連接? 101
3.17 OrCAD中使用Bus總線有哪些注意事項(xiàng)? 102
3.18 OrCAD中如何對原理圖頁面進(jìn)行操作? 102
3.19 OrCAD中繪制原理圖時(shí),電源與地網(wǎng)絡(luò)應(yīng)該怎么處理? 103
3.20 OrCAD中十字交叉線應(yīng)該怎么處理? 104
3.21 OrCAD中Browse功能如何使用?它有什么作用? 104
3.22 如何在OrCAD中查找元素? 106
3.23 怎么在OrCAD中點(diǎn)亮整個(gè)網(wǎng)絡(luò)? 107
3.24 OrCAD中移動(dòng)器件時(shí)怎么讓連線不跟著器件一起動(dòng)? 108
3.25 OrCAD中如何添加文本標(biāo)注、圖形標(biāo)注? 108
3.26 OrCAD中單個(gè)器件的PCB封裝應(yīng)該怎么處理? 109
3.27 OrCAD中怎么對元器件的PCB封裝進(jìn)行批量匹配? 110
3.28 OrCAD中怎么對元器件位號進(jìn)行統(tǒng)一編號? 111
3.29 OrCAD中怎么按頁面的方式有規(guī)律地對器件位號進(jìn)行編排? 113
3.30 OrCAD中原理圖文件怎么進(jìn)行DRC檢測? 114
3.31 OrCAD中DRC檢測參數(shù)設(shè)置的含義是什么? 115
3.32 OrCAD中電氣規(guī)則檢查的每一個(gè)參數(shù)的含義是什么? 115
3.33 OrCAD中物理規(guī)則檢查的每一個(gè)參數(shù)的含義是什么? 116
3.34 OrCAD中怎么瀏覽DRC檢測后的全部DRC錯(cuò)誤? 117
3.35 OrCAD中怎么產(chǎn)生Cadence Allegro的第一方網(wǎng)表? 118
3.36 OrCAD與Cadence Allegro的交互式操作應(yīng)該怎么處理? 119
3.37 OrCAD軟件輸出Cadence Allegro第一方網(wǎng)表時(shí)報(bào)錯(cuò)應(yīng)該怎么處理? 120
3.38 OrCAD中怎么產(chǎn)生Cadence Allegro的第三方網(wǎng)表? 120
3.39 OrCAD輸出的Cadence Allegro的第一方網(wǎng)表與第三方網(wǎng)表有什么區(qū)別? 121
3.40 OrCAD輸出網(wǎng)表出現(xiàn)“Duplicate Pin Name”錯(cuò)誤應(yīng)該怎么處理? 121
3.41 OrCAD輸出網(wǎng)表出現(xiàn)“Pin number missing”錯(cuò)誤應(yīng)該怎么處理? 123
3.42 OrCAD輸出網(wǎng)表出現(xiàn)“Value…contains…return”錯(cuò)誤應(yīng)該怎么處理? 124
3.43 OrCAD輸出網(wǎng)表出現(xiàn)“PCB Footprint missing”錯(cuò)誤應(yīng)該怎么處理? 124
3.44 OrCAD輸出網(wǎng)表出現(xiàn)“一個(gè)器件的不同Part包含不同屬性”錯(cuò)誤應(yīng)該怎么
處理? 125
3.45 OrCAD輸出網(wǎng)表出現(xiàn)“Illegal character”錯(cuò)誤應(yīng)該怎么處理? 126
3.46 OrCAD軟件怎么輸出物料清單BOM表格? 127
3.47 如何對OrCAD輸出或者打印PDF的參數(shù)進(jìn)行篩選? 128
3.48 怎么對原理圖的差分信號添加差分屬性? 129
3.49 什么是平坦式原理圖?它的優(yōu)點(diǎn)有哪些? 130
3.50 如何繪制平坦式原理圖? 131
3.51 什么是層次式電路設(shè)計(jì)?它的優(yōu)點(diǎn)有哪些? 132
3.52 如何繪制層次式原理圖? 133
3.53 在層次式原理圖中怎么調(diào)用已經(jīng)創(chuàng)建好的模塊? 135
3.54 怎么對兩份不同的原理圖進(jìn)行差異化對比? 137
3.55 OrCAD中怎么批量修改屬性值字體的大??? 139
3.56 怎么在OrCAD的原理圖的Title Block中加入公司的logo? 140
3.57 OrCAD原理圖中分頁符網(wǎng)絡(luò)后面的數(shù)字是怎么添加的? 141
3.58 OrCAD原理圖中分頁符網(wǎng)絡(luò)后帶的數(shù)字編碼怎樣對齊? 142
3.59 OrCAD的Occurrence屬性與Instance屬性是什么含義? 144
3.60 怎么對OrCAD的網(wǎng)絡(luò)標(biāo)號進(jìn)行統(tǒng)一批量的修改? 146
3.61 OrCAD導(dǎo)網(wǎng)表時(shí)出現(xiàn)交換屬性錯(cuò)誤應(yīng)該怎么處理? 147
3.62 OrCAD繪制的原理圖輸出PDF文件的頁碼順序是怎么決定的? 150
3.63 OrCAD繪制原理圖時(shí),對某些屬性隱藏或者顯示應(yīng)該怎么處理? 151
3.64 OrCAD中怎么設(shè)置復(fù)制位號的增加機(jī)制? 154
3.65 在OrCAD原理圖中怎么對設(shè)計(jì)的顏色進(jìn)行設(shè)置? 156
3.66 OrCAD中不同的工程文件,怎么輸出所需要工程文件的網(wǎng)表? 157
3.67 OrCAD中怎么給元器件自定義屬性? 158
3.68 OrCAD中怎么繪制一個(gè)實(shí)心的可以填充不同顏色的符號? 160
3.69 OrCAD繪制原理圖時(shí),Value值與封裝屬性應(yīng)該怎么確定? 160
3.70 OrCAD繪制的原理圖中的位號有下劃線是怎么回事?怎么刪除? 161
3.71 OrCAD新建原理圖時(shí),每一個(gè)類目的含義是什么? 162
3.72 OrCAD繪制原理圖文件時(shí),怎么對元器件進(jìn)行對齊? 164
3.73 OrCAD軟件默認(rèn)打開開始頁面,怎么關(guān)閉這個(gè)頁面? 164
3.74 OrCAD如何輸出不含有原理圖規(guī)則的PCB網(wǎng)表? 166
3.75 如何降低OrCAD軟件原理圖的版本? 166
3.76 OrCAD軟件怎么顯示元器件的封裝名稱? 167
3.77 OrCAD中如何高亮某個(gè)網(wǎng)絡(luò)的所有連接關(guān)系? 168
3.78 OrCAD軟件怎么使用以前的搜索方式? 169
3.79 OrCAD軟件進(jìn)行原理圖繪制的柵格應(yīng)該怎么設(shè)置? 170
3.80 OrCAD軟件怎么查看整個(gè)設(shè)計(jì)文件的焊點(diǎn)數(shù)? 171
3.81 OrCAD軟件繪制原理圖時(shí)如何使用任意角度的走線? 171
3.82 OrCAD軟件怎么統(tǒng)一查看哪些器件是沒有PCB封裝的? 172
3.83 OrCAD中的Design Cache部分是做什么用的? 174
3.84 OrCAD中的交叉標(biāo)注是什么含義? 175
3.85 OrCAD中的硬位號概念是什么? 175
3.86 “Title Block”中的時(shí)間格式如何修改? 176
3.87 OrCAD軟件相同網(wǎng)絡(luò)連接點(diǎn)Junction的大小如何設(shè)置? 177
3.88 OrCAD中多個(gè)網(wǎng)絡(luò)連接在一起時(shí),顯示網(wǎng)絡(luò)名稱的優(yōu)先級是什么? 178
3.89 OrCAD軟件Title Block中的原理圖頁數(shù)如何進(jìn)行增加? 178
3.90 OrCAD軟件Annote命令下的每個(gè)選項(xiàng)的含義是什么? 179
本章小結(jié) 180
第4章 Cadence Allegro封裝庫設(shè)計(jì)50問解析 181
4.1 什么叫作PCB封裝?它的分類一般有哪些? 181
4.2 在OrCAD原理圖中怎么指定器件的封裝? 182
4.3 Cadence Allegro軟件中封裝的組成部分有哪些? 183
4.4 Cadence Allegro軟件中PCB封裝后綴的含義是什么? 183
4.5 Cadence Allegro軟件制作PCB封裝的一般流程是什么? 184
4.6 Cadence Allegro軟件中焊盤的結(jié)構(gòu)怎樣? 189
4.7 Cadence Allegro軟件中熱風(fēng)焊盤的作用是什么? 190
4.8 Cadence Allegro軟件中反焊盤的作用是什么? 190
4.9 Cadence Allegro軟件中Soldermask的含義及其作用是什么? 191
4.10 Cadence Allegro軟件中Pastemask的含義及其作用是什么? 191
4.11 Cadence Allegro軟件中怎么指定封裝庫路徑? 192
4.12 Cadence Allegro軟件中焊盤的一般命名方法是什么? 192
4.13 Cadence Allegro軟件中焊盤制作界面的參數(shù)含義是什么? 193
4.14 Cadence Allegro軟件中插件鉆孔有哪三種模式?具體含義是什么? 195
4.15 Cadence Allegro軟件中常規(guī)表貼焊盤應(yīng)該如何創(chuàng)建? 196
4.16 Cadence Allegro軟件中異形表貼焊盤應(yīng)該如何創(chuàng)建? 196
4.17 Cadence Allegro軟件中怎么通過DXF文件創(chuàng)建異形焊盤? 198
4.18 Cadence Allegro軟件中槽孔的熱風(fēng)焊盤應(yīng)該如何處理? 200
4.19 Cadence Allegro軟件中應(yīng)該如何按照系統(tǒng)模板去創(chuàng)建PCB封裝? 201
4.20 如何在Cadence Allegro軟件中創(chuàng)建機(jī)械器件封裝? 205
4.21 從PCB中導(dǎo)出封裝時(shí)需要哪些文件? 206
4.22 在制作PCB封裝時(shí)絲印框與焊盤的間距為多少? 207
4.23 Cadence Allegro軟件中制作PCB封裝的單位精度要求是什么? 208
4.24 Cadence Allegro軟件中制作PCB封裝的絲印標(biāo)識(shí)有什么要求? 208
4.25 Cadence Allegro軟件中PCB封裝的元器件高度信息怎么標(biāo)注? 208
4.26 常用PCB封裝的字體大小設(shè)置為多少? 210
4.27 在做封裝設(shè)計(jì)時(shí)PCB封裝的原點(diǎn)有哪些要求? 210
4.28 PCB定位孔的焊盤與孔徑怎么設(shè)置? 210
4.29 PCB封裝中有極性的器件怎么標(biāo)識(shí)? 211
4.30 PCB封裝的實(shí)體占地面積在PCB上應(yīng)該如何處理? 211
4.31 Cadence Allegro軟件中沉板的器件封裝應(yīng)該怎么處理? 212
4.32 Pads封裝轉(zhuǎn)成Cadence Allegro封裝需要做什么處理才可以使用? 213
4.33 設(shè)計(jì)PCB封裝時(shí)為什么要設(shè)置原點(diǎn)?原點(diǎn)的作用是什么? 217
4.34 在PCB中導(dǎo)入網(wǎng)表時(shí)提示管腳不匹配,應(yīng)該怎么處理? 217
4.35 PCB中導(dǎo)入網(wǎng)表后提示沒有Flash,應(yīng)該怎么處理? 219
4.36 PCB中導(dǎo)入第三方網(wǎng)表后提示找不到封裝文件,應(yīng)該怎么處理? 220
4.37 貼片類元器件焊盤應(yīng)該如何補(bǔ)償? 222
4.38 制作插件封裝時(shí),通孔焊盤應(yīng)該如何補(bǔ)償? 225
4.39 PCB封裝中沒有編號的管腳應(yīng)該怎么處理? 226
4.40 PCB中如何創(chuàng)建過孔的封裝? 226
4.41 如何調(diào)用PCB上已經(jīng)使用過的熱風(fēng)焊盤文件? 228
4.42 怎么將PCB封裝批量添加到PCB上? 228
4.43 PCB設(shè)計(jì)中的郵票孔應(yīng)該如何制作? 230
4.44 三極管封裝管腳排序與原理圖器件管腳應(yīng)該如何對應(yīng)? 231
4.45 為何同一種器件不同的公司制作的封裝焊盤尺寸不一致? 232
4.46 橢圓形焊盤的Flash制作尺寸如何計(jì)算? 232
4.47 PCB封裝中何時(shí)需要畫Keepout層?一般畫多大尺寸? 233
4.48 PCB封裝管腳排序有什么規(guī)律? 234
4.49 常規(guī)阻容器件的名稱是什么含義? 234
4.50 一般查看器件Datasheet,利用Datasheet制作封裝,需要分析里面的哪些
內(nèi)容? 234
本章小結(jié) 236
第5章 Cadence Allegro軟件操作實(shí)戰(zhàn)90問解析 237
5.1 Cadence Allegro軟件的快捷鍵應(yīng)該怎么設(shè)置? 237
5.2 Cadence Allegro軟件中如何錄制以及調(diào)用script文件? 239
5.3 Cadence Allegro軟件中的Stoke命令應(yīng)該如何定義與使用? 240
5.4 Cadence Allegro軟件菜單欄中每個(gè)菜單的含義是什么? 243
5.5 Cadence Allegro軟件File菜單下每個(gè)命令的具體含義是什么? 244
5.6 Cadence Allegro軟件Edit菜單下每個(gè)命令的具體含義是什么? 245
5.7 Cadence Allegro軟件View菜單下每個(gè)命令的具體含義是什么? 246
5.8 Cadence Allegro軟件Add菜單下每個(gè)命令的具體含義是什么? 247
5.9 Cadence Allegro軟件Display菜單下每個(gè)命令的具體含義是什么? 247
5.10 Cadence Allegro軟件Setup菜單下每個(gè)命令的具體含義是什么? 249
5.11 Cadence Allegro軟件Shape菜單下每個(gè)命令的具體含義是什么? 250
5.12 Cadence Allegro軟件Logic菜單下每個(gè)命令的具體含義是什么? 251
5.13 Cadence Allegro軟件Place菜單下每個(gè)命令的具體含義是什么? 252
5.14 Cadence Allegro軟件Route菜單下每個(gè)命令的具體含義是什么? 253
5.15 Cadence Allegro軟件Analyze菜單下每個(gè)命令的具體含義是什么? 254
5.16 Cadence Allegro軟件Manufacture菜單下每個(gè)命令的具體含義是什么? 254
5.17 Cadence Allegro軟件Tools菜單下每個(gè)命令的具體含義是什么? 256
5.18 Cadence Allegro軟件窗口關(guān)閉后怎么顯示? 258
5.19 Cadence Allegro軟件的工具欄如何顯示/隱藏? 259
5.20 Cadence Allegro軟件三個(gè)功能面板的具體含義和作用是什么? 260
5.21 Cadence Allegro軟件狀態(tài)欄的具體含義是什么? 263
5.22 Cadence Allegro軟件參數(shù)設(shè)置中“Display”面板參數(shù)的含義是什么? 264
5.23 Cadence Allegro軟件參數(shù)設(shè)置中Design面板參數(shù)的含義是什么? 265
5.24 Cadence Allegro軟件中怎么定位元器件?有哪幾種方式? 266
5.25 Cadence Allegro軟件用戶參數(shù)設(shè)置以及偏好設(shè)置在哪里? 269
5.26 在Cadence Allegro軟件中各類布局布線區(qū)域的含義是什么? 270
5.27 Cadence Allegro軟件布局布線的格點(diǎn)應(yīng)該如何設(shè)置? 270
5.28 如何在Cadence Allegro軟件中設(shè)置限高區(qū)域? 273
5.29 Cadence Allegro軟件如何導(dǎo)出PROE所需要的結(jié)構(gòu)文件? 274
5.30 執(zhí)行移動(dòng)命令以后的“Options”面板應(yīng)該如何進(jìn)行設(shè)置? 275
5.31 執(zhí)行高亮顯示命令以后的“Options”面板應(yīng)該如何進(jìn)行設(shè)置? 277
5.32 Cadence Allegro軟件中各個(gè)約束規(guī)則管理模式的具體含義是什么?在哪里
進(jìn)行設(shè)置? 277
5.33 什么是絕對傳輸延遲?絕對傳輸延遲應(yīng)該怎么設(shè)置? 283
5.34 什么是相對傳輸延遲? 284
5.35 如何使用直接添加法添加相對傳輸延遲的等長規(guī)則? 284
5.36 如何使用模型添加法添加相對傳輸延遲的等長規(guī)則? 286
5.37 Cadence Allegro軟件中如何創(chuàng)建Pin-Pair? 290
5.38 Xnet是什么含義?如何在Cadence Allegro軟件中添加Xnet? 292
5.39 Cadence Allegro軟件中應(yīng)該如何添加區(qū)域規(guī)則? 294
5.40 Cadence Allegro軟件中如何對BGA器件進(jìn)行自動(dòng)扇出? 296
5.41 Cadence Allegro軟件中銅皮處理的相關(guān)命令有哪些? 297
5.42 Cadence Allegro軟件中如何對靜態(tài)銅皮與動(dòng)態(tài)銅皮進(jìn)行轉(zhuǎn)換? 298
5.43 Cadence Allegro軟件中如何隱藏銅皮? 299
5.44 Cadence Allegro軟件中的Z-Copy命令應(yīng)該如何使用? 300
5.45 執(zhí)行走線命令時(shí),“Options”面板的參數(shù)應(yīng)該怎么設(shè)置? 302
5.46 執(zhí)行推擠命令時(shí),“Options”面板的參數(shù)應(yīng)該怎么設(shè)置? 304
5.47 Cadence Allegro軟件中Cut功能應(yīng)該如何使用? 305
5.48 Cadence Allegro軟件中如何進(jìn)行多人協(xié)同設(shè)計(jì)? 306
5.49 如何使用Sub-Drawing功能?它與Copy功能的區(qū)別是什么? 308
5.50 怎么從Cadence Allegro軟件中導(dǎo)出設(shè)計(jì)參數(shù)? 310
5.51 Cadence Allegro軟件中Spin命名與Rotate命令的區(qū)別是什么? 311
5.52 Cadence Allegro軟件進(jìn)行標(biāo)注的相關(guān)參數(shù)的含義是什么? 312
5.53 Cadence Allegro軟件中應(yīng)該如何設(shè)置盲埋孔? 313
5.54 如何將網(wǎng)絡(luò)名顯示在走線、焊盤及銅皮上? 315
5.55 如何在PCB上整體替換過孔? 316
5.56 Cadence Allegro軟件中如何使用全屏大十字光標(biāo)?全屏大十字光標(biāo)有重影
應(yīng)該怎么處理? 317
5.57 怎么對Cadence Allegro軟件的走線添加淚滴? 317
5.58 怎么對PCB設(shè)計(jì)的原點(diǎn)進(jìn)行移動(dòng)?有哪幾種方法? 319
5.59 Cadence Allegro軟件中如何快速地交換兩個(gè)器件? 320
5.60 Cadence Allegro軟件中如何使用Temp Group功能? 320
5.61 Cadence Allegro軟件中如何使用Vertex功能? 322
5.62 Cadence Allegro軟件中如何使用Snap pick to功能? 322
5.63 在使用測量命令時(shí)怎么讓軟件同時(shí)顯示兩種測量單位? 323
5.64 Cadence Allegro軟件中如何使用Autosilk功能? 324
5.65 在CM規(guī)則管理器中如何去顯示或隱藏屬性? 326
5.66 如何對整個(gè)PCB版圖進(jìn)行旋轉(zhuǎn)? 326
5.67 Cadence Allegro軟件中如何設(shè)置讓打開的一個(gè)新PCB文件是空文件? 327
5.68 怎樣隱藏或顯示DRC? 328
5.69 如何從PCB文件中提取封裝? 328
5.70 如何設(shè)置標(biāo)注尺寸的雙單位顯示? 329
5.71 Cadence Allegro軟件的單位設(shè)置精度能不能設(shè)置為4位? 329
5.72 Cadence Allegro進(jìn)行封裝庫導(dǎo)出時(shí),“No library dependencies”選項(xiàng)的作用
是什么? 330
5.73 Cadence Allegro中如何設(shè)置撤銷的步數(shù)?一般設(shè)置多少次? 330
5.74 如何讓PCB走線走在兩個(gè)插件焊盤的中間? 331
5.75 如何調(diào)節(jié)PCB界面的亮度? 332
5.76 Cadence Allegro軟件中如何輸出PDF裝配圖? 333
5.77 雙擊打開PCB文件,結(jié)果是新建一個(gè)PCB文件,應(yīng)該怎么處理? 334
5.78 如何設(shè)置讓默認(rèn)打開Cadence Allegro軟件是新的PCB文件? 334
5.79 如何從Cadence Allegro軟件中輸出BOM清單? 335
5.80 如何在Cadence Allegro軟件中添加光繪層疊? 335
5.81 如何在PCB中對焊盤進(jìn)行削盤處理? 336
5.82 如何查看PCB的設(shè)計(jì)狀態(tài)? 336
5.83 Cadence Allegro軟件中DB功能是什么?應(yīng)該如何使用? 337
5.84 Cadence Allegro軟件中如何查看指定了哪些快捷鍵以及所執(zhí)行命令的語句
有哪些? 337
5.85 Cadence Allegro軟件中的Assign RefDes功能如何使用? 338
5.86 Cadence Allegro軟件中用戶設(shè)計(jì)屬性的參數(shù)含義是什么? 339
5.87 Cadence Allegro軟件中DRC常用的設(shè)置有哪些? 340
5.88 Cadence Allegro軟件中Route常用的設(shè)置有哪些? 341
5.89 Cadence Allegro軟件中鎖定與解鎖命令如何使用? 341
5.90 Cadence Allegro布線時(shí)其他飛線不顯示怎么處理? 342
本章小結(jié) 342
第6章 Cadence Allegro軟件PCB設(shè)計(jì)120問解析 343
6.1 Cadence Allegro軟件中常用文件名的后綴及其含義是什么? 343
6.2 Cadence Allegro軟件中怎么對相同的模塊進(jìn)行模復(fù)用? 344
6.3 Cadence Allegro軟件中怎么對元器件和模塊進(jìn)行旋轉(zhuǎn)? 346
6.4 Cadence Allegro軟件中怎么對整個(gè)模塊進(jìn)行鏡像? 348
6.5 Cadence Allegro軟件中Groups組創(chuàng)建之后怎么進(jìn)行打散? 350
6.6 OrCAD輸出的第一方網(wǎng)表文件如何導(dǎo)入Cadence Allegro軟件中? 351
6.7 OrCAD輸出的第三方網(wǎng)表文件如何導(dǎo)入Cadence Allegro軟件中? 353
6.8 Cadence Allegro軟件中導(dǎo)入第一方網(wǎng)表與第三方網(wǎng)表的區(qū)別在哪里? 354
6.9 Cadence Allegro軟件中導(dǎo)入網(wǎng)表以后,為什么在PCB版圖上看不到元器件? 355
6.10 Cadence Allegro軟件中怎么通過ROOM框來放置元器件? 357
6.11 在做PCB設(shè)計(jì)時(shí),結(jié)構(gòu)文件應(yīng)該如何導(dǎo)入PCB? 358
6.12 在做PCB設(shè)計(jì)時(shí),怎么導(dǎo)出DXF結(jié)構(gòu)文件? 360
6.13 Cadence Allegro軟件中如何繪制板框?繪制板框的方法有哪幾種? 361
6.14 Cadence Allegro軟件中如何對布局布線區(qū)域進(jìn)行設(shè)置? 362
6.15 Cadence Allegro軟件中怎么指定封裝庫路徑?需要指定哪幾個(gè)路徑? 363
6.16 Cadence Allegro軟件中如何對結(jié)構(gòu)器件進(jìn)行定位操作? 365
6.17 Cadence Allegro軟件中應(yīng)該如何顯示與關(guān)閉飛線? 366
6.18 OrCAD軟件與Cadence Allegro軟件應(yīng)該如何進(jìn)行交互式操作? 368
6.19 Cadence Allegro軟件中應(yīng)該如何對同類型的PCB封裝進(jìn)行更新? 369
6.20 Cadence Allegro軟件中如何對單個(gè)元器件進(jìn)行更新? 370
6.21 Cadence Allegro軟件中應(yīng)該如何添加層疊? 370
6.22 Cadence Allegro軟件中怎么對阻抗進(jìn)行計(jì)算? 372
6.23 Cadence Allegro軟件中怎么添加走線的阻抗線寬? 373
6.24 Cadence Allegro軟件中怎么添加不同元素之間的間距規(guī)則? 375
6.25 Cadence Allegro軟件中如何導(dǎo)入封裝本身的管腳長度信息? 375
6.26 動(dòng)態(tài)銅皮與靜態(tài)銅皮的區(qū)別與聯(lián)系是什么? 377
6.27 Cadence Allegro軟件中如何設(shè)置銅皮的連接方式? 377
6.28 多個(gè)銅皮重疊時(shí),銅皮的優(yōu)先級應(yīng)該怎么設(shè)置? 378
6.29 Cadence Allegro軟件中如何對電源平面進(jìn)行分割設(shè)計(jì)? 379
6.30 Cadence Allegro軟件中如何進(jìn)行多根走線?多根走線的間距如何設(shè)置? 381
6.31 Cadence Allegro軟件中陣列過孔如何使用? 382
6.32 怎么統(tǒng)一修改PCB中元器件參考編號的大??? 384
6.33 在PCB中怎么對元器件的參考編號進(jìn)行重新排列? 385
6.34 怎么將PCB中重新排列的元器件參考編號反標(biāo)回原理圖中? 386
6.35 在PCB中如何手動(dòng)添加和刪除元器件? 387
6.36 在PCB中如何手動(dòng)修改網(wǎng)絡(luò)連接關(guān)系? 388
6.37 Cadence Allegro軟件中如何對元器件進(jìn)行對齊操作? 389
6.38 Cadence Allegro軟件中自動(dòng)等長如何操作? 390
6.39 PADS軟件繪制的PCB文件如何導(dǎo)入Cadence Allegro軟件中? 391
6.40 怎么對PCB中同一個(gè)網(wǎng)絡(luò)的其他元素賦予顏色? 392
6.41 怎么對單個(gè)焊盤的銅皮連接屬性進(jìn)行設(shè)置? 392
6.42 在設(shè)置PCB保存時(shí),如何設(shè)置才能不彈出替換當(dāng)前文件的警告? 393
6.43 Cadence Allegro軟件中如何對走線進(jìn)行自動(dòng)圓弧轉(zhuǎn)換? 394
6.44 在PCB版圖中載流能力如何評估? 395
6.45 Cadence Allegro軟件中如何設(shè)置漸變線? 395
6.46 如何對兩份PCB文件進(jìn)行差異對比? 396
6.47 Cadence Allegro軟件中如何復(fù)用已經(jīng)處理好的布局文件? 397
6.48 如何隱藏電源飛線? 397
6.49 Cadence Allegro軟件中如何導(dǎo)出帶有鉆孔數(shù)據(jù)的DXF文件? 398
6.50 如何調(diào)整已經(jīng)布好的差分信號線距? 400
6.51 Cadence Allegro進(jìn)行設(shè)計(jì)時(shí),一般推薦元器件編號的大小為多少? 401
6.52 Cadence Allegro軟件中如何添加過孔? 401
6.53 導(dǎo)入DXF時(shí),底視圖不能鏡像的原因是什么? 402
6.54 Cadence Allegro軟件中如何實(shí)現(xiàn)自動(dòng)保存?自動(dòng)保存的 時(shí)間在哪里設(shè)置? 403
6.55 在進(jìn)行高速信號設(shè)計(jì)時(shí)如何進(jìn)行無盤設(shè)計(jì)? 404
6.56 怎么設(shè)置讓銅皮不顯示,而僅僅顯示銅皮的邊框? 405
6.57 如何精準(zhǔn)定位“Out of data shape”? 406
6.58 Cadence Allegro軟件中如何輸出Excel格式的貼片坐標(biāo)文件? 407
6.59 如何刪除、復(fù)制修整好的銅皮避讓區(qū)域? 409
6.60 如何不將原理圖所添加的規(guī)則導(dǎo)入PCB中? 410
6.61 Cadence Allegro軟件中如何定位多余的走線和過孔? 411
6.62 Bus、Net Class、Net Group以及Match Group的區(qū)別是什么? 412
6.63 如何使差分信號既滿足阻抗間距要求又滿足信號線之間20mil的要求? 412
6.64 如何刪除自己在PCB定義的Subclass層? 413
6.65 在移動(dòng)元器件時(shí)如何不顯示飛線? 414
6.66 Cadence Allegro軟件中板框應(yīng)該如何進(jìn)行修改? 415
6.67 Cadence Allegro軟件中常見的PCB術(shù)語以及其釋義是什么? 416
6.68 Cadence Allegro軟件中如何同時(shí)高亮一組相同Value值的元器件? 416
6.69 如何設(shè)置花焊盤連接時(shí)銅皮與焊盤的連接寬度? 417
6.70 在平面分割層采用正片與負(fù)片的區(qū)別是什么? 418
6.71 如何讓BOTTOM層器件的位號字符鏡像顯示? 418
6.72 如何在Cadence Allegro軟件中添加ICT測試點(diǎn)? 419
6.73 怎么在PCB中生成層疊文件? 424
6.74 怎么輸出生產(chǎn)需要的ODB文件? 425
6.75 銅皮重疊在一起時(shí)如何篩選銅皮? 426
6.76 在16.6及以上的版本中如何創(chuàng)建Bus總線? 427
6.77 如何顯示盲埋孔的鉆孔層疊標(biāo)記以及顏色設(shè)置? 428
6.78 如何在PCB中手動(dòng)或自動(dòng)添加差分對屬性? 429
6.79 在PCB中如何查看焊盤參數(shù)? 431
6.80 如何設(shè)置讓Cadence Allegro軟件執(zhí)行走線功能時(shí)不自動(dòng)記憶上次切換過的
走線寬度? 432
6.81 在Cadence Allegro中走線時(shí),如何顯示走線長度? 433
6.82 在用Cadence Allegro軟件做等長設(shè)計(jì)時(shí),如何讓等長進(jìn)度條跟隨蛇形線
移動(dòng)? 433
6.83 PCB設(shè)計(jì)中漏銅以及白油應(yīng)該如何設(shè)置? 435
6.84 如何在Cadence Allegro軟件中檢查單端網(wǎng)絡(luò)? 436
6.85 怎么讓PCB中飛線顯示最短路徑? 436
6.86 不同阻焊之間的間距在哪里進(jìn)行設(shè)置?如何進(jìn)行DRC的檢測? 437
6.87 對差分線進(jìn)行雙擊打孔時(shí)如何更改差分過孔之間的間距? 438
6.88 如何將走線沿著PCB異形板框進(jìn)行布線? 438
6.89 輸出鉆孔數(shù)據(jù)表格重疊時(shí)應(yīng)該如何處理? 439
6.90 Cadence Allegro軟件中如何輸出BOM表單? 440
6.91 Cadence Allegro軟件中如何鋪網(wǎng)格銅?應(yīng)該如何設(shè)置? 441
6.92 Cadence Allegro軟件中如何使用極坐標(biāo)進(jìn)行設(shè)計(jì)? 442
6.93 Cadence Allegro軟件中如何檢查沒有平面參考的走線與跨分割走線? 442
6.94 Cadence Allegro軟件中如何進(jìn)行自動(dòng)布線設(shè)計(jì)? 443
6.95 Cadence Allegro軟件中Assembly層與Silkscreen層的元器件編號怎么
處理? 444
6.96 布線時(shí)如何設(shè)置讓走線從焊盤里面出線? 445
6.97 Cadence Allegro軟件中進(jìn)行標(biāo)注時(shí)如何添加單位顯示? 446
6.98 在PCB上如何添加Mark點(diǎn)? 447
6.99 差分信號在進(jìn)行扇孔時(shí)如何自動(dòng)添加回流地過孔? 448
6.100 CAM350導(dǎo)入Gerber文件如何設(shè)置鉆孔精度? 449
6.101 Cadence Allegro在輸出光繪文件時(shí)是否可以指定文件夾名稱? 450
6.102 Cadence Allegro軟件中如何設(shè)置有些區(qū)域禁止鋪銅卻可以走線? 450
6.103 在PCB中如何單獨(dú)移動(dòng)不需要的焊盤? 451
6.104 對銅皮進(jìn)行“Update to Smooth”但還是存在“Out of date shapes”,應(yīng)該如何
處理? 452
6.105 Cadence Allegro軟件中常見DRC符號的含義是什么? 453
6.106 如何對PCB版圖上的空網(wǎng)絡(luò)進(jìn)行高亮顯示? 457
6.107 Cadence Allegro軟件中如何生成等長表格文件? 457
6.108 Cadence Allegro軟件中如何查看器件的高度信息? 458
6.109 相同網(wǎng)絡(luò)的過孔重疊了需要在哪里進(jìn)行設(shè)置才會(huì)產(chǎn)生DRC? 459
6.110 Cadence Allegro功能面板中字體大小如何設(shè)置? 460
6.111 CAM350導(dǎo)入Cadence Allegro16.6版本輸出的鉆孔文件沒有數(shù)據(jù)顯示怎么
處理? 462
6.112 Cadence Allegro軟件輸出的槽孔文件應(yīng)該如何導(dǎo)入CAM350? 462
6.113 如何讓差分阻抗線寬的優(yōu)先級高于區(qū)域規(guī)則線寬? 464
6.114 原理圖網(wǎng)絡(luò)名稱過長導(dǎo)致無法導(dǎo)入PCB,應(yīng)該怎么設(shè)置? 465
6.115 Cadence Allegro軟件中設(shè)置的規(guī)則怎么復(fù)用到另一個(gè)PCB文件? 465
6.116 怎么查看整個(gè)PCB文件的總體信息報(bào)告? 467
6.117 如何快速定位PCB中哪些管腳是沒有連接的? 468
6.118 在哪里查看PCB上的鉆孔文件信息? 469
6.119 PCB中如何提取鉆孔符號的表格文件? 470
6.120 如何設(shè)置Cadence Allegro的瓶頸模式走線? 471
本章小結(jié) 471
附錄A 電子設(shè)計(jì)常用的QA要點(diǎn) 472

本目錄推薦

掃描二維碼
Copyright ? 讀書網(wǎng) ranfinancial.com 2005-2020, All Rights Reserved.
鄂ICP備15019699號 鄂公網(wǎng)安備 42010302001612號