本書主要依托Cadence IC 617版圖設(shè)計工具與Mentor Calibre版圖驗證工具,在介紹新型CMOS器件和版圖基本原理的基礎(chǔ)上,結(jié)合版圖設(shè)計實踐,采取循序漸進(jìn)的方式,討論使用Cadence IC 617與Mentor Calibre進(jìn)行CMOS模擬集成電路版圖設(shè)計、驗證的基礎(chǔ)知識和方法,內(nèi)容涵蓋了納米級CMOS器件,CMOS模擬集成電路版圖基礎(chǔ),Cadence IC 617與Mentor Calibre的基本概況、操作界面和使用方法,CMOS模擬集成電路從設(shè)計到導(dǎo)出數(shù)據(jù)進(jìn)行流片的完整流程。同時分章節(jié)介紹了利用Cadence IC 617版圖設(shè)計工具進(jìn)行運算放大器、帶隙基準(zhǔn)源、低壓差線性穩(wěn)壓器等基本模擬電路版圖設(shè)計的基本方法。*后對Mentor Calibre在LVS驗證中典型的錯誤案例進(jìn)行了解析。本書通過結(jié)合器件知識、電路理論和版圖設(shè)計實踐,使讀者深刻了解CMOS電路版圖設(shè)計和驗證的規(guī)則、流程和基本方法,對于進(jìn)行CMOS模擬集成電路學(xué)習(xí)的在校高年級本科生、碩士生和博士生,以及從事集成電路版圖設(shè)計與驗證的工程師,都會起到有益的幫助。