注冊(cè) | 登錄讀書好,好讀書,讀好書!
讀書網(wǎng)-DuShu.com
當(dāng)前位置: 首頁(yè)出版圖書科學(xué)技術(shù)計(jì)算機(jī)/網(wǎng)絡(luò)計(jì)算機(jī)科學(xué)理論與基礎(chǔ)知識(shí)現(xiàn)代計(jì)算機(jī)組成與體系結(jié)構(gòu)

現(xiàn)代計(jì)算機(jī)組成與體系結(jié)構(gòu)

現(xiàn)代計(jì)算機(jī)組成與體系結(jié)構(gòu)

定 價(jià):¥119.00

作 者: 王黨輝
出版社: 機(jī)械工業(yè)出版社
叢編項(xiàng):
標(biāo) 簽: 暫缺

ISBN: 9787111701088 出版時(shí)間: 2022-03-01 包裝: 平裝-膠訂
開(kāi)本: 16開(kāi) 頁(yè)數(shù): 312 字?jǐn)?shù):  

內(nèi)容簡(jiǎn)介

  本書對(duì)現(xiàn)代計(jì)算設(shè)備進(jìn)行了介紹,包括其中可能出現(xiàn)的每一項(xiàng)重要技術(shù)和子系統(tǒng),并闡釋其與其他系統(tǒng)部件之間的關(guān)系。全書分為三部分。第1部分介紹計(jì)算機(jī)體系結(jié)構(gòu)基礎(chǔ)知識(shí),包括計(jì)算機(jī)體系結(jié)構(gòu)的基本概念、數(shù)字邏輯、處理器元件、計(jì)算機(jī)系統(tǒng)組件、硬件軟件接口、專用計(jì)算領(lǐng)域。第二部分介紹處理器體系結(jié)構(gòu)和指令集,涉及處理器和存儲(chǔ)器體系結(jié)構(gòu)、性能增強(qiáng)技術(shù)、專用處理器擴(kuò)展、現(xiàn)代處理器體系結(jié)構(gòu)和指令集、RISC-V體系結(jié)構(gòu)和指令集。第三部分介紹計(jì)算機(jī)體系結(jié)構(gòu)的應(yīng)用,包括處理器虛擬化、具體的應(yīng)用程序類別(包括移動(dòng)設(shè)備、個(gè)人電腦、游戲系統(tǒng)、互聯(lián)網(wǎng)搜索引擎和神經(jīng)網(wǎng)絡(luò))、計(jì)算機(jī)體系結(jié)構(gòu)未來(lái)的方向。讀完本書,讀者將掌握目前在廣泛多樣的數(shù)字系統(tǒng)中所使用的計(jì)算機(jī)體系結(jié)構(gòu)。

作者簡(jiǎn)介

暫缺《現(xiàn)代計(jì)算機(jī)組成與體系結(jié)構(gòu)》作者簡(jiǎn)介

圖書目錄

前言
部分 計(jì)算機(jī)體系結(jié)構(gòu)基礎(chǔ)知識(shí)
第1章 計(jì)算機(jī)體系結(jié)構(gòu)簡(jiǎn)介2
1.1 自動(dòng)化計(jì)算設(shè)備的演進(jìn)2
1.1.1 巴貝奇分析機(jī)2
1.1.2 ENIAC3
1.1.3 IBM PC4
1.1.4 iPhone6
1.2 摩爾定律7
1.3 計(jì)算機(jī)體系結(jié)構(gòu)9
1.3.1 二進(jìn)制數(shù)和十六進(jìn)制數(shù)9
1.3.2 6502微處理器12
1.3.3 6502指令集13
1.4 總結(jié)15
1.5 習(xí)題15
第2章 數(shù)字邏輯17
2.1 電路17
2.2 晶體管18
2.3 邏輯門19
2.4 鎖存器21
2.5 觸發(fā)器23
2.6 寄存器24
2.7 加法器25
2.8 時(shí)鐘27
2.9 時(shí)序邏輯28
2.10 硬件描述語(yǔ)言28
2.11 總結(jié)32
2.12 習(xí)題32
第3章 處理器要素33
3.1 一個(gè)簡(jiǎn)單的處理器33
3.1.1 控制單元34
3.1.2 算術(shù)邏輯單元36
3.1.3 寄存器 39
3.2 指令集40
3.3 尋址方式40
3.3.1 立即尋址方式41
3.3.2 尋址方式41
3.3.3 索引尋址方式42
3.3.4 間接索引尋址方式43
3.4 指令類型44
3.4.1 內(nèi)存加載指令和存儲(chǔ)指令 44
3.4.2 寄存器到寄存器的數(shù)據(jù)傳送指令45
3.4.3 堆棧指令45
3.4.4 算術(shù)運(yùn)算指令45
3.4.5 邏輯運(yùn)算指令46
3.4.6 分支指令46
3.4.7 子程序調(diào)用和返回指令46
3.4.8 處理器標(biāo)志指令47
3.4.9 中斷相關(guān)的指令47
3.4.10 空操作指令47
3.5 中斷處理47
3.5.1 IRQ處理47
3.5.2 NMI處理48
3.5.3 BRK指令處理49
3.6 輸入/輸出操作50
3.6.1 程序查詢I/O51
3.6.2 中斷驅(qū)動(dòng)I/O51
3.6.3 直接存儲(chǔ)器訪問(wèn)51
3.7 總結(jié)52
3.8 習(xí)題52
第4章 計(jì)算機(jī)系統(tǒng)組件54
4.1 技術(shù)要求54
4.2 內(nèi)存子系統(tǒng)54
4.3 MOSFET簡(jiǎn)介55
4.4 用MOSFET構(gòu)建DRAM電路56
4.4.1 電容器56
4.4.2 DRAM位單元57
4.4.3 DDR4 SDRAM58
4.4.4 GDDR60
4.4.5 預(yù)取60
4.5 I/O子系統(tǒng)61
4.5.1 串行數(shù)據(jù)總線和并行數(shù)據(jù)總線61
4.5.2 PCI Express62
4.5.3 SATA63
4.5.4 M.264
4.5.5 USB64
4.5.6 Thunderbolt64
4.6 圖形顯示65
4.6.1 VGA65
4.6.2 DVI66
4.6.3 HDMI66
4.6.4 DisplayPort66
4.7 網(wǎng)絡(luò)接口67
4.7.1 以太網(wǎng)67
4.7.2 Wi-Fi67
4.8 鍵盤和鼠標(biāo)68
4.8.1 鍵盤68
4.8.2 鼠標(biāo)69
4.9 現(xiàn)代計(jì)算機(jī)系統(tǒng)規(guī)范69
4.10 總結(jié)70
4.11 習(xí)題70
第5章 硬件-軟件接口71
5.1 設(shè)備驅(qū)動(dòng)程序71
5.1.1 并行端口72
5.1.2 PCIe設(shè)備驅(qū)動(dòng)程序73
5.1.3 設(shè)備驅(qū)動(dòng)程序結(jié)構(gòu)74
5.2 BIOS75
5.3 引導(dǎo)過(guò)程77
5.3.1 BIOS引導(dǎo)77
5.3.2 UEFI引導(dǎo)77
5.3.3 嵌入式設(shè)備 78
5.4 操作系統(tǒng)78
5.5 進(jìn)程和線程80
5.6 多處理84
5.7 總結(jié)84
5.8 習(xí)題85
第6章 專用計(jì)算領(lǐng)域86
6.1 實(shí)時(shí)計(jì)算86
6.2 數(shù)字信號(hào)處理89
6.2.1 模數(shù)轉(zhuǎn)換器和數(shù)模轉(zhuǎn)換器89
6.2.2 DSP硬件特性91
6.2.3 信號(hào)處理算法92
6.3 GPU處理95
6.4 專用體系結(jié)構(gòu)示例98
6.5 總結(jié)99
6.6 習(xí)題99
第二部分 處理器體系結(jié)構(gòu)和指令集
第7章 處理器和存儲(chǔ)器體系結(jié)構(gòu)102
7.1 技術(shù)要求102
7.2 馮·諾依曼體系結(jié)構(gòu)、哈佛體系結(jié)構(gòu)、改進(jìn)型哈佛體系結(jié)構(gòu)102
7.2.1 馮·諾依曼體系結(jié)構(gòu)102
7.2.2 哈佛體系結(jié)構(gòu)104
7.2.3 改進(jìn)型哈佛體系結(jié)構(gòu)104
7.3 物理內(nèi)存和虛擬內(nèi)存105
7.4 分頁(yè)虛擬內(nèi)存107
7.4.1 頁(yè)面狀態(tài)位109
7.4.2 內(nèi)存池110
7.5 內(nèi)存管理單元111
7.6 總結(jié)113
7.7 習(xí)題113
第8章 性能提升技術(shù)114
8.1 高速緩存114
8.1.1 多級(jí)處理器緩存115
8.1.2 靜態(tài)RAM116
8.1.3 一級(jí)緩存117
8.1.4 直接映射緩存117
8.1.5 組相聯(lián)映射緩存119
8.1.6 全相聯(lián)映射緩存120
8.1.7 處理器緩存寫策略121
8.1.8 二級(jí)緩存和三級(jí)緩存122
8.2 指令流水線123
8.2.1 超流水線125
8.2.2 流水線冒險(xiǎn)125
8.2.3 微操作和寄存器重命名126
8.2.4 條件分支127
8.3 同時(shí)多線程128
8.4 SIMD處理129
8.5 總結(jié)129
8.6 習(xí)題130
第9章 專用處理器擴(kuò)展131
9.1 技術(shù)要求131
9.2 處理器的特權(quán)模式131
9.2.1 中斷和異常處理131
9.2.2 保護(hù)環(huán)133
9.2.3 監(jiān)控模式和用戶模式135
9.2.4 系統(tǒng)調(diào)用135
9.3 浮點(diǎn)數(shù)運(yùn)算136
9.3.1 8087浮點(diǎn)協(xié)處理器137
9.3.2 IEEE 754浮點(diǎn)數(shù)標(biāo)準(zhǔn)138
9.4 功耗管理139
9.5 系統(tǒng)安全管理140
9.6 總結(jié)142
9.7 習(xí)題142
第10章 現(xiàn)代處理器體系結(jié)構(gòu)與指令集143
10.1 技術(shù)要求143
10.2 x86體系結(jié)構(gòu)與指令集143
10.2.1 x86寄存器集145
10.2.2 x86尋址方式147
10.2.3 x86指令類別149
10.2.4 x86指令格式152
10.2.5 x86匯編語(yǔ)言153
10.3 x64體系結(jié)構(gòu)與指令集155
10.3.1 x64寄存器集156
10.3.2 x64指令類別和格式156
10.3.3 x64匯編語(yǔ)言157
10.4 32位ARM體系結(jié)構(gòu)與指令集158
10.4.1 ARM寄存器集160
10.4.2 ARM尋址方式161
10.4.3 ARM指令類別162
10.4.4 ARM匯編語(yǔ)言164
10.5 64位ARM體系結(jié)構(gòu)與指令集166
10.6 總結(jié)168
10.7 習(xí)題169
第11章 RISC-V體系結(jié)構(gòu)與指令集171
11.1 技術(shù)要求171
11.2 RISC-V體系結(jié)構(gòu)與功能171
11.3 RISC-V基礎(chǔ)指令集173
11.3.1 計(jì)算指令173
11.3.2 控制流指令174
11.3.3 訪存指令174
11.3.4 系統(tǒng)指令175
11.

本目錄推薦

掃描二維碼
Copyright ? 讀書網(wǎng) ranfinancial.com 2005-2020, All Rights Reserved.
鄂ICP備15019699號(hào) 鄂公網(wǎng)安備 42010302001612號(hào)