注冊(cè) | 登錄讀書(shū)好,好讀書(shū),讀好書(shū)!
讀書(shū)網(wǎng)-DuShu.com
當(dāng)前位置: 首頁(yè)出版圖書(shū)科學(xué)技術(shù)計(jì)算機(jī)/網(wǎng)絡(luò)計(jì)算機(jī)科學(xué)理論與基礎(chǔ)知識(shí)微處理器體系結(jié)構(gòu)專(zhuān)利技術(shù)研究方法 第三輯:X86指令實(shí)現(xiàn)專(zhuān)利技術(shù)

微處理器體系結(jié)構(gòu)專(zhuān)利技術(shù)研究方法 第三輯:X86指令實(shí)現(xiàn)專(zhuān)利技術(shù)

微處理器體系結(jié)構(gòu)專(zhuān)利技術(shù)研究方法 第三輯:X86指令實(shí)現(xiàn)專(zhuān)利技術(shù)

定 價(jià):¥88.00

作 者: 徐步陸
出版社: 科學(xué)出版社
叢編項(xiàng):
標(biāo) 簽: 暫缺

購(gòu)買(mǎi)這本書(shū)可以去


ISBN: 9787030756879 出版時(shí)間: 2023-06-01 包裝: 平裝
開(kāi)本: 16開(kāi) 頁(yè)數(shù): 字?jǐn)?shù):  

內(nèi)容簡(jiǎn)介

  《微處理器體系結(jié)構(gòu)專(zhuān)利技術(shù)研究方法》是《微處理器體系結(jié)構(gòu)專(zhuān)利技術(shù)研究方法》系列的第三輯,它通過(guò)挖掘在專(zhuān)利記載的相關(guān)技術(shù)方法,呈現(xiàn)x86處理器微架構(gòu)的邏輯實(shí)現(xiàn)技術(shù)。第1章主要探討算術(shù)、浮點(diǎn)和向量類(lèi)指令實(shí)現(xiàn)。第2章和第3章主要探討加載和存儲(chǔ)訪存指令、跳轉(zhuǎn)和分支指令的技術(shù)實(shí)現(xiàn)。第4章和第5章主要探討流水線、低功耗等關(guān)鍵技術(shù)實(shí)現(xiàn)。第6章探討編譯優(yōu)化技術(shù)。微處理器是集成電路最具代表性的產(chǎn)品。因此,一個(gè)集成電路強(qiáng)國(guó),一定在微處理器領(lǐng)域有自己的創(chuàng)新與創(chuàng)造。人工智能領(lǐng)域相關(guān)的GPU、DPU等新興處理器架構(gòu),本質(zhì)上都是CPU的協(xié)處理器或加速擴(kuò)展單元。

作者簡(jiǎn)介

暫缺《微處理器體系結(jié)構(gòu)專(zhuān)利技術(shù)研究方法 第三輯:X86指令實(shí)現(xiàn)專(zhuān)利技術(shù)》作者簡(jiǎn)介

圖書(shū)目錄

目錄前言第1章 算術(shù)、浮點(diǎn)和向量類(lèi)指令實(shí)現(xiàn) 11.1 算術(shù)運(yùn)算 11.1.1 多路運(yùn)算 11.1.2 乘除法運(yùn)算 51.1.3 復(fù)雜運(yùn)算 91.2 浮點(diǎn)類(lèi)指令執(zhí)行 131.2.1 浮點(diǎn)指令的安全執(zhí)行 131.2.2 四倍精度浮點(diǎn)加載與存儲(chǔ) 151.2.3 避免浮點(diǎn)控制指令或設(shè)置的方法執(zhí)行浮點(diǎn)指令 181.2.4 并行流水線浮點(diǎn)單元執(zhí)行浮點(diǎn)向量處理 241.3 向量操作實(shí)現(xiàn)和優(yōu)化 251.3.1 利用主從數(shù)據(jù)通路交錯(cuò)執(zhí)行向量指令 251.3.2 聚集/分散 27第2章 訪存相關(guān) 302.1 加載和存儲(chǔ)指令的實(shí)現(xiàn) 302.1.1 高級(jí)加載 302.1.2 屏障指令 322.1.3 先進(jìn)加載 362.1.4 滿足加載操作 432.1.5 監(jiān)聽(tīng)存儲(chǔ)指令地址 452.1.6 安靜存儲(chǔ)指令 462.1.7 存儲(chǔ)指令轉(zhuǎn)發(fā) 472.1.8 重命名技術(shù) 492.1.9 存儲(chǔ)器消歧 512.1.10 亂序處理器中加載/存儲(chǔ)指令的處理 522.1.11 全局可見(jiàn)存儲(chǔ)緩沖器 562.1.12 加載/存儲(chǔ)數(shù)據(jù)的預(yù)取技術(shù) 572.1.13 加載/存儲(chǔ)指令的并行化 592.1.14 大端小端與地址對(duì)齊的處理 602.1.15 二階段提交 632.2 訪存性能優(yōu)化及其他 652.2.1 存儲(chǔ)地址擴(kuò)展 652.2.2 加載指令地址生成優(yōu)化硬件邏輯 672.2.3 基于寄存器別名表和內(nèi)容可尋址存儲(chǔ)器的XCHG指令優(yōu)化 682.2.4 浮點(diǎn)線性地址更新優(yōu)化 692.2.5 讀寫(xiě)操作與奇偶存儲(chǔ)體優(yōu)化調(diào)度 702.2.6 內(nèi)存重配置 702.2.7 基于序列檢測(cè)或與指令相關(guān)信息的優(yōu)化訪存性能 712.2.8 棧操作指令執(zhí)行 732.3 高速緩存 742.3.1 高速緩存預(yù)取技術(shù) 742.3.2 高速緩存污染解決技術(shù) 772.3.3 基于LRU算法的替換策略 772.3.4 高速緩存行讀寫(xiě)性能優(yōu)化 79第3章 跳轉(zhuǎn)和分支 813.1 條件跳轉(zhuǎn)指令譯碼 813.2 子程序返回 823.3 動(dòng)態(tài)分支預(yù)測(cè) 873.3.1 面向流水線系統(tǒng)的預(yù)測(cè) 883.3.2 多指令流的推測(cè)執(zhí)行 903.3.3 面向多指令集的預(yù)測(cè) 913.3.4 多線程推測(cè)分支指令 923.3.5 循環(huán)預(yù)測(cè)器 933.3.6 重放指令轉(zhuǎn)化 943.3.7 預(yù)測(cè)信息的存儲(chǔ) 953.3.8 啟用多個(gè)跳轉(zhuǎn)執(zhí)行單元 96第4章 流水線 984.1 多周期指令的流水線實(shí)現(xiàn) 984.2 超標(biāo)量流水線 994.3 流水線轉(zhuǎn)發(fā)技術(shù) 1014.4 多線程 1024.4.1 流水線暫停 1024.4.2 共享存儲(chǔ) 1034.4.3 活鎖 104第5章 低功耗 1065.1 時(shí)鐘門(mén)控 1065.2 基于溫度調(diào)整頻率和電壓 1075.3 功耗模式切換 1075.3.1 通過(guò)暫停指令進(jìn)入休眠 1075.3.2 長(zhǎng)延遲指令降低瞬時(shí)啟動(dòng)電流 1085.3.3 基于存儲(chǔ)器地址操作的喚醒 109第6章 編譯優(yōu)化 1116.1 分支和循環(huán)優(yōu)化 1116.2 融合乘加操作 1156.3 多核優(yōu)化 1166.3.1 代碼重排 1166.3.2 循環(huán)展開(kāi) 1166.3.3 動(dòng)態(tài)部分二進(jìn)制翻譯的指令集虛擬化 118參考文獻(xiàn) 120

本目錄推薦

掃描二維碼
Copyright ? 讀書(shū)網(wǎng) ranfinancial.com 2005-2020, All Rights Reserved.
鄂ICP備15019699號(hào) 鄂公網(wǎng)安備 42010302001612號(hào)