注冊 | 登錄讀書好,好讀書,讀好書!
讀書網(wǎng)-DuShu.com
當前位置: 首頁出版圖書教育/教材/教輔教材研究生/本科/專科教材數(shù)字電子技術

數(shù)字電子技術

數(shù)字電子技術

定 價:¥43.80

作 者: 姜春玲,田中俊,崔祥霞
出版社: 機械工業(yè)出版社
叢編項:
標 簽: 暫缺

ISBN: 9787111717935 出版時間: 2023-02-01 包裝:
開本: 16開 頁數(shù): 234 字數(shù):  

內(nèi)容簡介

  本書按照教育部數(shù)字電子技術基礎課程教學基本要求,基于優(yōu)質(zhì)的線上課程,建設了豐富的學習資源,是一本互聯(lián)網(wǎng)+新形態(tài)一體化教材。 全書共9章,包括邏輯代數(shù)的基本知識、組合邏輯電路的實現(xiàn)、常用組合邏輯器件、時序邏輯電路的實現(xiàn)、常用時序邏輯器件、脈沖波形的產(chǎn)生和整形電路、數(shù)/模和模/數(shù)轉(zhuǎn)換、半導體存儲器與可編程邏輯器件、綜合項目設計。每章均配有思維導圖、項目研究、仿真電路、拓展鏈接等。 本書可作為應用型本科院校電子信息、自動化、計算機、電氣等相關專業(yè)的基礎課教材,也可作為相關專業(yè)學生的自學參考書和培訓教材。

作者簡介

暫缺《數(shù)字電子技術》作者簡介

圖書目錄

前言 \n
緒論1 \n
第1章邏輯代數(shù)的基本知識4 \n
內(nèi)容及目標4 \n
項目研究:樓梯燈控制電路的設計5 \n
知識鏈接5 \n
1.1數(shù)制與碼制5 \n
1.1.1數(shù)制5 \n
1.1.2數(shù)制間的轉(zhuǎn)換7 \n
1.1.3二進制算術運算8 \n
1.1.4碼制9 \n
自測題12 \n
1.2邏輯代數(shù)及其表示13 \n
1.2.1邏輯運算13 \n
1.2.2邏輯代數(shù)的基本公式與定理16 \n
1.2.3邏輯函數(shù)的描述18 \n
自測題22 \n
1.3邏輯函數(shù)的化簡23 \n
1.3.1公式化簡法23 \n
1.3.2卡諾圖化簡法25 \n
自測題29 \n
項目實現(xiàn)29 \n
仿真電路:Multisim仿真實現(xiàn)邏輯函數(shù) \n
的化簡和轉(zhuǎn)換30 \n
本章小結32 \n
思考與練習33 \n
拓展鏈接:易經(jīng)八卦與二進制——中國 \n
古代智慧35 \n
第2章組合邏輯電路的實現(xiàn)37 \n
內(nèi)容及目標37 \n
項目研究:三人表決電路的設計38 \n
知識鏈接38 \n
2.1初識邏輯電路38 \n
2.1.1概述38 \n
2.1.2二極管門電路39 \n
自測題40 \n
2.2TTL門電路41 \n
2.2.1TTL反相器41 \n
2.2.2其他類型的TTL門電路46 \n
2.2.3特殊的TTL門電路49 \n
2.2.4TTL門電路的選型及正確使用51 \n
自測題53 \n
2.3CMOS門電路53 \n
2.3.1CMOS反相器54 \n
2.3.2其他類型的CMOS門電路55 \n
2.3.3特殊的CMOS門電路56 \n
2.3.4CMOS門電路的選型及正確 \n
使用57 \n
2.3.5門電路的接口技術59 \n
自測題61 \n
2.4組合邏輯電路的分析和設計61 \n
2.4.1組合邏輯電路的分析61 \n
2.4.2組合邏輯電路的設計63 \n
2.4.3組合邏輯電路的競爭與冒險64 \n
自測題66 \n
項目實現(xiàn)66 \n
仿真電路:Multisim仿真實現(xiàn)三人表決 \n
電路67 \n
本章小結69 \n
思考與練習70 \n
拓展鏈接:領先世界的科技——創(chuàng)新中國72 \n
第3章常用組合邏輯器件74 \n
內(nèi)容及目標74 \n
項目研究:病房呼叫器的設計74 \n
知識鏈接75 \n
3.1編碼器75 \n
3.1.1普通編碼器75 \n
3.1.2優(yōu)先編碼器76 \n
自測題79 \n
3.2譯碼器79 \n
3.2.1二進制譯碼器79 \n
3.2.2二十進制譯碼器83 \n
3.2.3顯示譯碼器84 \n
自測題87 \n
3.3數(shù)據(jù)分配器和數(shù)據(jù)選擇器87 \n
3.3.1數(shù)據(jù)分配器88 \n
3.3.2數(shù)據(jù)選擇器88 \n
自測題93 \n
3.4加法器與數(shù)值比較器94 \n
3.4.1加法器94 \n
3.4.2數(shù)值比較器96 \n
自測題99 \n
項目實現(xiàn)99 \n
仿真電路:病房呼叫器Multisim仿真100 \n
本章小結100 \n
思考與練習101 \n
拓展鏈接:硬件描述語言VHDL設計組合 \n
邏輯電路102 \n
第4章時序邏輯電路的實現(xiàn)104 \n
內(nèi)容及目標104 \n
項目研究:四路搶答器的設計105 \n
知識鏈接105 \n
4.1觸發(fā)器的電路結構特點105 \n
4.1.1基本RS觸發(fā)器(RS鎖存 \n
器)106 \n
4.1.2同步觸發(fā)器(電平觸發(fā)的 \n
觸發(fā)器)108 \n
4.1.3主從結構觸發(fā)器(脈沖觸發(fā)的 \n
觸發(fā)器)110 \n
4.1.4邊沿觸發(fā)器114 \n
自測題115 \n
4.2觸發(fā)器邏輯功能116 \n
4.2.1RS觸發(fā)器116 \n
4.2.2JK觸發(fā)器117 \n
4.2.3D觸發(fā)器117 \n
4.2.4T觸發(fā)器117 \n
4.2.5不同邏輯功能觸發(fā)器 \n
之間的轉(zhuǎn)換118 \n
自測題120 \n
4.3時序邏輯電路的分析和設計120 \n
4.3.1時序邏輯電路介紹120 \n
4.3.2同步時序邏輯電路的分析122 \n
4.3.3同步時序邏輯電路的設計124 \n
自測題126 \n
項目實現(xiàn)126 \n
仿真電路:四路搶答器Multisim仿真127 \n
本章小結127 \n
思考與練習128 \n
拓展鏈接:北斗衛(wèi)星強中國“心” \n
——銣原子鐘130 \n
第5章常用時序邏輯器件131 \n
內(nèi)容及目標131 \n
項目研究:60s計數(shù)器的設計實現(xiàn)131 \n
知識鏈接132 \n
5.1二進制計數(shù)器132 \n
5.1.1計數(shù)器132 \n
5.1.2同步二進制計數(shù)器132 \n
5.1.3異步二進制計數(shù)器135 \n
自測題136 \n
5.2集成計數(shù)器136 \n
5.2.1集成同步計數(shù)器137 \n
5.2.2集成異步計數(shù)器139 \n
自測題140 \n
5.3任意進制計數(shù)器的實現(xiàn)141 \n
5.3.1一片集成計數(shù)器實現(xiàn)任意 \n
進制計數(shù)器141 \n
5.3.2多片集成計數(shù)器實現(xiàn)任意 \n
進制計數(shù)器147 \n
自測題150 \n
5.4寄存器150 \n
5.4.1數(shù)碼寄存器150 \n
5.4.2移位寄存器151 \n
自測題156 \n
項目實現(xiàn)157 \n
仿真電路:60s計數(shù)器Multisim仿真157 \n
本章小結158 \n
思考與練習158 \n
拓展鏈接:硬件描述語言VHDL設計時序 \n
邏輯電路160 \n
第6章脈沖波形的產(chǎn)生和整形電路162 \n
內(nèi)容及目標162 \n
項目研究:叮咚電子門鈴的設計163 \n
知識鏈接163 \n
6.1概述163 \n
6.1.1脈沖波形163 \n
6.1.2555定時器164 \n
自測題165 \n
6.2施密特觸發(fā)器166 \n
6.2.1施密特觸發(fā)器介紹166 \n
6.2.2555定時器構成的施密特 \n
觸發(fā)器166 \n
6.2.3門電路構成的施密特觸發(fā)器168 \n
6.2.4施密特觸發(fā)器的應用168 \n
自測題169 \n
6.3單穩(wěn)態(tài)觸發(fā)器169 \n
6.3.1單穩(wěn)態(tài)觸發(fā)器的特點170 \n
6.3.2555定時器構成的單穩(wěn)態(tài) \n
觸發(fā)器170 \n
6.3.3門電路構成的單穩(wěn)態(tài)觸發(fā)器172 \n
6.3.4單穩(wěn)態(tài)觸發(fā)器的應用176 \n
自測題177 \n
6.4多諧振蕩器177 \n
6.4.1多諧振蕩器的特點177 \n
6.4.2555定時器構成的多諧振蕩器177 \n
6.4.3門電路構成的多諧振蕩器179 \n
6.4.4多諧振蕩器的應用180 \n
自測題180 \n
項目實現(xiàn)181 \n
仿真電路:叮咚電子門鈴Multisim仿真181 \n
本章小結183 \n
思考與練習183 \n
拓展鏈接:中國超級計算機185 \n
第7章數(shù)/模和模/數(shù)轉(zhuǎn)換186 \n
內(nèi)容及目標186 \n
項目研究:鋸齒波產(chǎn)生電路的設計187 \n
知識鏈接187 \n
7.1數(shù)/模轉(zhuǎn)換器(DAC)187 \n
7.1.1D/A轉(zhuǎn)換原理及電路組成188 \n
7.1.2常用的D/A轉(zhuǎn)換方式189 \n
7.1.3DAC的主要技術參數(shù)192 \n
7.1.4常用DAC器件及其應用192 \n
自測題195 \n
7.2模/數(shù)轉(zhuǎn)換器(ADC)196 \n
7.2.1A/D轉(zhuǎn)換的一般過程196 \n
7.2.2常用的A/D轉(zhuǎn)換方式198 \n
7.2.3ADC的主要技術參數(shù)201 \n
7.2.4常用ADC器件及其應用202 \n
自測題203 \n
項目實現(xiàn)204 \n
仿真電路:鋸齒波產(chǎn)生電路Multisim仿真204 \n
本章小結205 \n
思考與練習205 \n
拓展鏈接:“天問一號”火星探測器206 \n
第8章半導體存儲器與可編程邏輯 \n
器件208內(nèi)容及目標208 \n
知識鏈接208 \n
8.1半導體存儲器209 \n
8.1.1只讀存儲器(ROM)209 \n
8.1.2隨機存儲器(RAM)212 \n
8.1.3存儲容量的擴展213 \n
自測題215 \n
8.2可編程邏輯器件215 \n
8.2.1可編程邏輯器件分類及表示215 \n
8.2.2現(xiàn)場可編程門陣列217 \n
自測題218 \n
本章小結218 \n
思考與練習219 \n
拓展鏈接:科技賦能,讓冬奧更精彩220 \n
第9章綜合項目設計222 \n
內(nèi)容及目標222 \n
知識鏈接223 \n
9.1電子電路設計的一般方法與步驟223 \n
9.2數(shù)字電子鐘的設計與實現(xiàn)224 \n
9.2.1項目設計目標及要求224 \n
9.2.2確定總體方案224 \n
9.2.3設計單元電路224 \n
9.2.4總體電路圖227 \n
9.3八路智力搶答器的設計與實現(xiàn)228 \n
9.3.1項目設計目標及要求228 \n
9.3.2確定總體方案228 \n
9.3.3設計單元電路228 \n
9.3.4整機電路233 \n
參考文獻234 \n

本目錄推薦

掃描二維碼
Copyright ? 讀書網(wǎng) ranfinancial.com 2005-2020, All Rights Reserved.
鄂ICP備15019699號 鄂公網(wǎng)安備 42010302001612號