注冊(cè) | 登錄讀書(shū)好,好讀書(shū),讀好書(shū)!
讀書(shū)網(wǎng)-DuShu.com
當(dāng)前位置: 首頁(yè)出版圖書(shū)科學(xué)技術(shù)計(jì)算機(jī)/網(wǎng)絡(luò)操作系統(tǒng)基于全可編程片上系統(tǒng)的嵌入式設(shè)計(jì)(APSoC)

基于全可編程片上系統(tǒng)的嵌入式設(shè)計(jì)(APSoC)

基于全可編程片上系統(tǒng)的嵌入式設(shè)計(jì)(APSoC)

定 價(jià):¥79.00

作 者: 何樂(lè)生,郭怡,董亮
出版社: 科學(xué)出版社
叢編項(xiàng):
標(biāo) 簽: 暫缺

購(gòu)買(mǎi)這本書(shū)可以去


ISBN: 9787030812629 出版時(shí)間: 2025-03-01 包裝: 平裝
開(kāi)本: 16開(kāi) 頁(yè)數(shù): 字?jǐn)?shù):  

內(nèi)容簡(jiǎn)介

  《基于全可編程片上系統(tǒng)(APSoC)的嵌入式設(shè)計(jì)》從全可編程片上系統(tǒng)(APSoC)器件的概念和結(jié)構(gòu)特點(diǎn)入手,介紹典型APSoC器件——Zynq-7000系列高性能嵌入式芯片的體系結(jié)構(gòu)和片上資源,包括對(duì)其兩個(gè)主要組成部分[可編程邏輯(PL)部分和處理系統(tǒng)(PS)部分]的結(jié)構(gòu),以及PL、PS兩部分協(xié)同設(shè)計(jì)為嵌入式系統(tǒng)設(shè)計(jì)帶來(lái)優(yōu)勢(shì)的詳細(xì)介紹。此外,《基于全可編程片上系統(tǒng)(APSoC)的嵌入式設(shè)計(jì)》分別詳細(xì)介紹PL、PS兩部分各自單*開(kāi)發(fā)和協(xié)同開(kāi)發(fā)的方法以及軟、硬件工具,并通過(guò)大量的開(kāi)發(fā)實(shí)例,向讀者展示了基于APSoC的高性能嵌入式系統(tǒng)的詳細(xì)設(shè)計(jì)思路、方法和步驟。

作者簡(jiǎn)介

暫缺《基于全可編程片上系統(tǒng)的嵌入式設(shè)計(jì)(APSoC)》作者簡(jiǎn)介

圖書(shū)目錄

目錄
第1章 全可編程片上系統(tǒng) 1
1.1 全可編程片上系統(tǒng)的概念和特點(diǎn) 1
1.1.1 全可編程片上系統(tǒng)的概念 1
1.1.2 全可編程片上系統(tǒng)的技術(shù)特點(diǎn) 1
1.1.3 用全可編程片上系統(tǒng)器件構(gòu)建嵌入式系統(tǒng)的優(yōu)勢(shì)和缺點(diǎn) 3
1.2 Zynq-7000系列APSoC的體系結(jié)構(gòu) 6
1.2.1 Zynq-7000系列中的PS部分 8
1.2.2 Zynq-7000系列中的PL部分 10
1.2.3 Zynq-7000系列中PL和PS部分的連接 13
1.3 Zynq-7000系列APSoC的片上公共資源 16
1.3.1 時(shí)鐘系統(tǒng) 16
1.3.2 復(fù)位信號(hào) 19
1.3.3 電源 21
1.4 Zynq-7000系列的啟動(dòng)方式和流程 21
1.4.1 Zynq-7000系列的啟動(dòng)方式選項(xiàng) 22
1.4.2 Zynq-7000系列的啟動(dòng)流程 22
1.5 本章小結(jié) 24
第2章 FPGA與硬件描述語(yǔ)言Verilog HDL 25
2.1 FPGA原理和基本結(jié)構(gòu) 25
2.1.1 FPGA的發(fā)展歷史和現(xiàn)狀 25
2.1.2 FPGA的工作原理 26
2.1.3 FPGA芯片結(jié)構(gòu) 27
2.1.4 FPGA的開(kāi)發(fā)方法和流程 28
2.2 Verilog HDL簡(jiǎn)介 30
2.2.1 Verilog HDL概述 30
2.2.2 Verilog HDL程序基本結(jié)構(gòu) 31
2.3 Verilog HDL基本語(yǔ)法規(guī)則 35
2.3.1 標(biāo)識(shí)符、關(guān)鍵詞和注釋 35
2.3.2 數(shù)字與邏輯數(shù)值 36
2.3.3 數(shù)據(jù)類(lèi)型 40
2.3.4 表達(dá)式 47
2.3.5 表達(dá)式中運(yùn)算符的優(yōu)先級(jí)別 54
2.4 Verilog HDL建模方式 55
2.4.1 結(jié)構(gòu)描述 56
2.4.2 行為描述 62
2.4.3 數(shù)據(jù)流描述 71
2.5 常見(jiàn)數(shù)字電路模塊的Verilog HDL實(shí)現(xiàn) 71
2.5.1 運(yùn)算電路的設(shè)計(jì) 71
2.5.2 編碼器的設(shè)計(jì) 72
2.5.3 二進(jìn)制譯碼器的設(shè)計(jì) 75
2.5.4 計(jì)數(shù)器的設(shè)計(jì) 77
2.5.5 有限狀態(tài)機(jī) 78
2.6 邏輯功能的仿真驗(yàn)證 85
2.7 本章小結(jié) 88
第3章 集成開(kāi)發(fā)環(huán)境Vivado的基本使用方法 89
3.1 Vivado概述 89
3.1.1 Vivado的兩種工作模式 89
3.1.2 Vivado的主要特征 92
3.2 Vivado的基本設(shè)計(jì)流程 93
3.2.1 利用Vivado開(kāi)發(fā)FPGA的設(shè)計(jì)流程 93
3.2.2 Vivado的主界面及功能 94
3.3 基于Verilog HDL的電路設(shè)計(jì)與實(shí)現(xiàn) 96
3.3.1 半加器的設(shè)計(jì)與Verilog HDL建模舉例 96
3.3.2 創(chuàng)建項(xiàng)目并輸入設(shè)計(jì) 98
3.3.3 仿真驗(yàn)證設(shè)計(jì)項(xiàng)目 100
3.3.4 綜合、實(shí)現(xiàn)設(shè)計(jì)項(xiàng)目 103
3.4 IP核的管理 107
3.4.1 IP核分類(lèi) 107
3.4.2 定制IP 108
3.5 本章小結(jié) 110
第4章 全可編程片上系統(tǒng)的開(kāi)發(fā)方法與流程 111
4.1 基于APSoC的嵌入式系統(tǒng)開(kāi)發(fā)方法概述 111
4.1.1 需求分析到詳細(xì)說(shuō)明 112
4.1.2 體系結(jié)構(gòu)設(shè)計(jì) 112
4.1.3 軟、硬件子系統(tǒng)設(shè)計(jì)和實(shí)現(xiàn) 113
4.1.4 軟、硬件系統(tǒng)集成與測(cè)試 115
4.2 PL部分純邏輯的開(kāi)發(fā)方法 115
4.2.1 PYNQ-Z2硬件開(kāi)發(fā)板 115
4.2.2 純邏輯開(kāi)發(fā)流程 116
4.3 PS部分應(yīng)用程序的開(kāi)發(fā)方法 133
4.3.1 PS部分外設(shè)應(yīng)用開(kāi)發(fā) 133
4.3.2 PS部分UART的應(yīng)用程序的開(kāi)發(fā)流程 134
4.4 本章小結(jié) 143
第5章 全可編程片上系統(tǒng)的軟硬件協(xié)同設(shè)計(jì) 144
5.1 EMIO的使用和BOOT文件的制作 144
5.1.1 EMIO原理 144
5.1.2 功能要求和電路原理 145
5.1.3 EMIO開(kāi)發(fā)流程 145
5.1.4 用SDK生成啟動(dòng)鏡像文件BOOT.bin 150
5.2 AXI設(shè)備設(shè)計(jì) 153
5.2.1 AXI基本知識(shí) 153
5.2.2 功能要求和電路原理 155
5.2.3 AXI設(shè)備(PWM控制器)的開(kāi)發(fā)流程 156
5.3 PL到PS部分的中斷設(shè)計(jì) 167
5.3.1 APSoC器件中斷基礎(chǔ)知識(shí) 167
5.3.2 功能要求和電路原理 169
5.3.3 PL到PS部分中斷的開(kāi)發(fā)流程 170
5.4 本章小結(jié) 176
第6章 高層次綜合器 177
6.1 高層次綜合器的概念與特點(diǎn) 177
6.1.1 為什么需要高層次綜合器 177
6.1.2 高層次綜合器產(chǎn)生的電路模塊 178
6.1.3 使用高層次綜合器的開(kāi)發(fā)流程 179
6.1.4 高層次綜合器的核心工作 180
6.2 高層次綜合器的設(shè)計(jì)流程 184
6.3 基于高層次綜合器的硬件優(yōu)化 192
6.4 本章小結(jié) 202
第7章 全可編程片上系統(tǒng)嵌入式開(kāi)發(fā)實(shí)例 203
7.1 頻率連續(xù)可變的任意信號(hào)發(fā)生器 203
7.1.1 設(shè)計(jì)要求 203
7.1.2 DDS基本原理及其實(shí)現(xiàn)方法分析 203
7.1.3 模擬輸出(DAC)硬件電路及其在PL部分的控制電路設(shè)計(jì) 206
7.1.4 用BRAM配置成雙口RAM 211
7.1.5 PS部分的設(shè)計(jì) 213
7.1.6 運(yùn)行結(jié)果 216
7.2 基于APSoC和射頻捷變收發(fā)器的射電望遠(yuǎn)鏡接收機(jī) 217
7.2.1 項(xiàng)目背景 217
7.2.2 射電望遠(yuǎn)鏡接收機(jī)算法設(shè)計(jì) 218
7.2.3 接收機(jī)系統(tǒng)設(shè)計(jì) 220
7.2.4 實(shí)測(cè)結(jié)果 225
主要參考文獻(xiàn) 226

本目錄推薦

掃描二維碼
Copyright ? 讀書(shū)網(wǎng) ranfinancial.com 2005-2020, All Rights Reserved.
鄂ICP備15019699號(hào) 鄂公網(wǎng)安備 42010302001612號(hào)